-
公开(公告)号:CN109768786B
公开(公告)日:2023-08-11
申请号:CN201811607567.X
申请日:2018-12-27
Applicant: 上海华力集成电路制造有限公司
IPC: H03K5/156
Abstract: 本发明公开了一种时钟信号占空比调节电路,包括:输入时钟信号通过转换电路获得第一、第二信号,第一、第二信号分别经第一、第二延时链后获得第一、第二延时信号,第一、第二延时信号分别经第一、第二采样电路采样,第一、第二采样电路分别输出第一、第二温度计码,第一、第二温度计码分别经预设跳变后获得第一、第二跳变温度计码,第一、第二跳变温度计码分别经第一、第二温度计码除2电路获得第一、第二除2温度计码,第一、第二除2温度计码分别通过第一、第二控制单元打开第一、第二开关选通电路,第一、第二开关选通电路的选通结果输入输出组合逻辑电路,输出组合逻辑电路输出时钟信号。本发明不受IO的影响,使IP内部能得到准确时钟占空比。
-
公开(公告)号:CN109546992A
公开(公告)日:2019-03-29
申请号:CN201811255885.4
申请日:2018-10-26
Applicant: 上海华力集成电路制造有限公司
IPC: H03K3/0233
Abstract: 本发明提供一种比较器,包括前置放大器和动态锁存器,所述动态锁存器只在锁存时产生功耗,执行锁存时所述动态锁存器第一连接端电压等于电源电压本发明通过加入输出与输入隔离的电路来减少其回踢效应(kickback)能够优化比较器性能。本发明电路采用了电流比较形式,通过加入两对电流镜,将输出端输入端隔离。本发明比较器牺牲了放大器处的静态功耗,固定了电流,使得输入对管之间的失配误差得以控制,降低了电流偏差对于失配的影响。
-
公开(公告)号:CN109768786A
公开(公告)日:2019-05-17
申请号:CN201811607567.X
申请日:2018-12-27
Applicant: 上海华力集成电路制造有限公司
IPC: H03K5/156
Abstract: 本发明公开了一种时钟信号占空比调节电路,包括:输入时钟信号通过转换电路获得第一、第二信号,第一、第二信号分别经第一、第二延时链后获得第一、第二延时信号,第一、第二延时信号分别经第一、第二采样电路采样,第一、第二采样电路分别输出第一、第二温度计码,第一、第二温度计码分别经预设跳变后获得第一、第二跳变温度计码,第一、第二跳变温度计码分别经第一、第二温度计码除2电路获得第一、第二除2温度计码,第一、第二除2温度计码分别通过第一、第二控制单元打开第一、第二开关选通电路,第一、第二开关选通电路的选通结果输入输出组合逻辑电路,输出组合逻辑电路输出时钟信号。本发明不受IO的影响,使IP内部能得到准确时钟占空比。
-
公开(公告)号:CN108667447A
公开(公告)日:2018-10-16
申请号:CN201810330082.4
申请日:2018-04-13
Applicant: 上海华力集成电路制造有限公司
IPC: H03K19/003 , H03M1/12
Abstract: 本发明为一种锁存器电路,包括一前置放大器,对输入的差分信号进行放大;一比较锁存器主体,与前置放大器相连,对放大的该差分信号进行比较锁存;第一对重置管连接该比较锁存器主体的输出和电源;第二对重置管连接该前置放大器输入对管的漏极和电源;该前置放大器输入对管的漏极经一对开关管接地;该二对重置管的栅极接收一时钟信号,该对开关管的栅极接收该时钟信号的延迟时钟信号;该二对重置管用以在该时钟信号从低变为高时使得该比较锁存器主体工作处于线性区;该对开关管使比较锁存器主体工作时到地通路减少一个管子。由此,减少电路失配对比较精度的影响;减少比较器工作时间,可减少锁存比较器在模数转换器设计中位出错率的贡献。
-
-
-