Saved successfully
Save failed
Saved Successfully
Save Failed
公开(公告)号:CN102289541A
公开(公告)日:2011-12-21
申请号:CN201110182920.6
申请日:2011-07-01
Applicant: 上海大学
Inventor: 徐美华 , 黄舒平 , 滕达 , 毕卓 , 王国钦
IPC: G06F17/50
Abstract: 本发明涉及了一种基于FPGA的可扩展多核处理器验证平台。它是一种用于验证规模较大的多核处理器架构的硬件平台,是由若干块自制的FPGA开发板组成,每块开发板由核心板和底板组成,核心板上嵌有cycloneIIIFPGA,底板上配有4个LVDS接口,能通过该接口与其他开发板进行通信。经过连接后的开发板阵列资源丰富,能够进行大规模的FPGA原型验证。