硅基有机发光二极管微显示器电流脉宽调制驱动电路

    公开(公告)号:CN102956197B

    公开(公告)日:2015-07-01

    申请号:CN201210414879.5

    申请日:2012-10-26

    Applicant: 上海大学

    Abstract: 本发明涉及一种硅基有机发光二极管微显示器电流脉宽调制驱动电路。它由像素单元电路连接参考电流产生电路构成。该像素驱动电路包括驱动晶体管、2个开关晶体管、存储电容、有机发光二极管。其中,第一开关晶体管的漏极接列驱动信号,栅极接行驱动信号,源极接第二开关晶体管的栅极,第一开关晶体管在行驱动信号选通情况下,将列驱动信号写入存储电容,第二开关晶体管的漏极接有机发光二极管的阳极,源级接驱动晶体管的漏极,通过存储电容的信息控制第二开关晶体管的导通状态,驱动晶体管的栅极接参考电流产生电路的参考电压,源级接正电源,参考电压为像素驱动单元提供一个稳定精确的外部输入电压。

    有机发光显示器的参考电压产生电路

    公开(公告)号:CN102956196A

    公开(公告)日:2013-03-06

    申请号:CN201210414330.6

    申请日:2012-10-26

    Applicant: 上海大学

    Abstract: 本发明涉及一种有机发光显示器的参考电压产生电路,它包含了一个m行n列像素驱动阵列和像素驱动单元参考电压产生电路。像素驱动阵列包含m个行驱动信号和n个列驱动信号,对应m*n个像素点,每个像素点都由一个像素驱动单元控制,其中m和n都为大于等于1的正整数。像素驱动单元参考电压产生电路包含了第一驱动晶体管、第二驱动晶体管、第三驱动晶体管和电流源。每列像素驱动单元的参考电压由一组参考电压产生电路提供,第一驱动晶体管、第二驱动晶体管和每组复用的第三驱动晶体管和电流源组成了参考电压产生电路。本发明能够为像素驱动单元提供一个参考电压,像素驱动单元的适用性广泛,适用于需要外部输入电压的像素驱动单元。

    基于FPGA的可扩展多核处理器验证平台

    公开(公告)号:CN102289541A

    公开(公告)日:2011-12-21

    申请号:CN201110182920.6

    申请日:2011-07-01

    Applicant: 上海大学

    Abstract: 本发明涉及了一种基于FPGA的可扩展多核处理器验证平台。它是一种用于验证规模较大的多核处理器架构的硬件平台,是由若干块自制的FPGA开发板组成,每块开发板由核心板和底板组成,核心板上嵌有cycloneIIIFPGA,底板上配有4个LVDS接口,能通过该接口与其他开发板进行通信。经过连接后的开发板阵列资源丰富,能够进行大规模的FPGA原型验证。

    总线型家庭智能报警装置

    公开(公告)号:CN100383825C

    公开(公告)日:2008-04-23

    申请号:CN200510026237.8

    申请日:2005-05-27

    Abstract: 本发明涉及一种总线型家庭智能报警装置。它包括一个壳体上装有电源接口、电话报警接口、操作键盘和设备防拆装置的报警主机,报警主机壳体上还有设置拨码装置、LED指示、报警联动接口和通讯总线接口,所述通讯总线接口由通讯总线各经一个终端信号装置分别连接门磁、窗磁、紧急按钮、烟感探测器、煤气探测器和几个红外探测器。本装置具有安装施工方便,抗干扰能力强,电话远程报警,可以节省大量有色金属工艺特点,适合于家庭安全防范报警使用。

    平板显示器时、空映射扫描方法

    公开(公告)号:CN1328318A

    公开(公告)日:2001-12-26

    申请号:CN00116406.6

    申请日:2000-06-09

    Applicant: 上海大学

    Abstract: 本发明涉及一种具有数字存贮特征的平板显示器提高扫描帧数、行数、点数及灰度等级的方法。此方法针对传统扫描方法造成扫描时间的冗余问题,构造灰度时空平面的按位扫描、空间子划分扫描和Z字形自相似分形扫描的方法,化解彩色深度时间冗余问题,提高平板显示器扫描效率,降低扫描时钟频率。使用本发明能实现256级及更高级别的灰度等级扫描。

    一种基于单目视觉的前方车辆检测方法

    公开(公告)号:CN106529530A

    公开(公告)日:2017-03-22

    申请号:CN201610965739.5

    申请日:2016-10-28

    Applicant: 上海大学

    Abstract: 本发明提出一种基于单目视觉的前方车辆检测方法,属于车辆辅助驾驶领域。所述方法是融合车辆形态特征与HAAR特征,改善单独使用车辆形态特征漏检率高和单独使用HAAR特征处理时间长的缺点;根据公路车辆在正常光照条件下存在阴影这一特点提取可能为车辆的感兴趣区域,然后提取感兴趣区域的HAAR特征,结合Adaboost训练出来的车辆分类器筛选感兴趣区域,最后根据对称性能量函数和信息熵函数对目标进行验证。本发明方法通过对道路图像中存在的车辆进行标记醒目,提示驾驶员注意前方车辆与本车之间的距离,实现安全驾驶的目的。

    基于单目摄像头的车道偏离预警系统及方法

    公开(公告)号:CN104029680B

    公开(公告)日:2016-12-07

    申请号:CN201410266150.7

    申请日:2014-06-16

    Applicant: 上海大学

    Abstract: 本发明涉及一种基于单目摄像头的车道偏离预警系统及方法。本系统包括图像采集模块、处理器、车身交互模块、违规图像存储模块、显示器、报警器、同步动态随机存储器SDRAM和电源模块。本发明实时采集道路和车体信息,在检测到车辆有偏离车道的倾向时,预警系统发出警示语音信号和视觉信号,提醒驾驶员及时纠正车辆的偏离,同时在判断到驾驶员违规操作时,将违规信息记录到违规图像存储模块中。本方法包括快速车道筛选算法和候选车道计分方法,用以改善利用Hough算法检测车道线时存在的实时性不好,容易受多车道、两侧有栏杆等环境干扰的缺点;根据检测出的车道线参数以及车体信息,判断车辆是否发生偏离以及驾驶员是否违规操作。

    一种疲劳驾驶预警系统
    8.
    发明公开

    公开(公告)号:CN104881956A

    公开(公告)日:2015-09-02

    申请号:CN201510335822.X

    申请日:2015-06-17

    Applicant: 上海大学

    CPC classification number: G08B21/06 G06K9/00845

    Abstract: 本发明公开了一种疲劳驾驶预警系统及其方法,该系统包括嵌入式XC7Z020的处理器1,红外摄像头2,SD卡3,显示器4,所述的嵌入式XC7Z020的处理器1用于对驾驶员进行疲劳检测,判断驾驶员是否处于疲劳驾驶状态,若是,则发送出报警信息;所述的红外摄像头2用于采集驾驶员面部图像;所述的SD卡3用于存放嵌入式的Linux系统和FPGA配置文件,系统初始化时直接加载启动系统;所述的显示器4用于实时显示驾驶员人脸和处理检测时间以及报警信息。该系统不仅能满足疲劳驾驶预警系统实时性的要求,响应时间较短,能及时的检测出驾驶员处于疲劳驾驶状态,而且检测的可靠性高,制造成本低。

    基于长短扫描链与JTAG接口的片上调试电路

    公开(公告)号:CN102591760A

    公开(公告)日:2012-07-18

    申请号:CN201110263179.6

    申请日:2011-09-07

    Applicant: 上海大学

    Abstract: 本发明涉及一种基于长短扫描链与JTAG接口的片上调试电路。其目的是对微处理器内核提供一种功能强大的,且灵活多样的调试功能。所述的片上调试电路包括调试接口模块、调试异常控制模块、调试暂存模块和长短扫描链模块。片上调试电路将调试主机上发出的调试命令和数据,通过JTAG接口传输给调试接口模块,然后由测试访问控制器进行命令译码,再通过长短两条扫描链模块传输给微处理器核和调试异常控制模块,由所述的调试异常控制模块完成调试异常功能设置;所述的调试功能包括对程序设置断点,单步控制;读取和修改微处理器核的通用寄存器,控制程序在处理器上的运行,处理各类异常。调试暂存模块则是在调试功能触发时,保存微处理器核的运行状态,用当微处理器核退出调试时,恢复原来的运行状态。

    基于FPGA的微型空间过采样直流平衡串行解串器

    公开(公告)号:CN102340316A

    公开(公告)日:2012-02-01

    申请号:CN201110263176.2

    申请日:2011-09-07

    Applicant: 上海大学

    Inventor: 毕卓 王镇 徐美华

    Abstract: 本发明涉及一种基于FPGA的微型空间过采样直流平衡串行解串器,其目的是提供一种在没有内置串行解串器的FPGA中能够进行一些基于串行解串器的验证与设计。它主要包括时钟数据恢复模块CDR、8B/10B编码器、8B/10B解码器、异步FIFO缓冲模块、时钟产生模块、并转串模块、串转并模块、成帧模块与解帧模块。在发送端,数据经过异步FIFO缓冲模块缓冲后,经过成帧模块输入到8B/10B编码器(8位一帧)编码,然后经过并转串模块,最后差分输出。在接收端,差分信号经过差分输入模块接受后,输入到串转并模块输出,输出的数据经过8B/10B解码器解码后输入到解帧模块,最后经过异步FIFO缓冲模块缓冲输出。

Patent Agency Ranking