应用于数字峰值电流模buck的分段式DPWM电路

    公开(公告)号:CN117526910A

    公开(公告)日:2024-02-06

    申请号:CN202311381983.3

    申请日:2023-10-24

    Applicant: 东南大学

    Abstract: 本发明公开了一种应用于数字峰值电流模buck的分段式DPWM电路,包括延迟粗调模块,延迟细调模块,或门以及补偿控制器,补偿控制器将ADC_VO与基准电压进行比较得到输出信号Vc,所述延迟粗调模块根据信号Vc,时钟信号和ADC_ViL进行DPWM调制产生信号pwm0;所述延迟细调模块对时钟信号进行时钟移相,产生X路时钟信号,并根据第x路时钟信号,ADC_ViL和Vc进行DPWM调制产生与第x路时钟信号对应的pwmx信号,然后根据复位信号和模数转换关系选择第n路pwmn信号进行输出,将pwm0与pwmn输入至或门,得到最终的pwm信号。本发明可以实现高精度的DPWM架构,提高系统稳定性。

    一种反激式PFC变换器的非线性建模方法

    公开(公告)号:CN108880225B

    公开(公告)日:2020-03-31

    申请号:CN201810743735.1

    申请日:2018-07-09

    Applicant: 东南大学

    Inventor: 常昌远 洪潮

    Abstract: 一种反激式PFC变换器的非线性建模方法,采用频闪映射法对峰值电流控制型Flyback PFC变换器进行建模,基于此模型,对fast‑scale不稳定现象进行了数值模拟,结果表明,在fast‑scale不稳定区域内,不仅有倍周期分岔现象,还同时有边界碰撞分岔和混沌的发生。本发明将重点研究了电路参数的取值对系统非线性的影响,通过雅克比矩阵特征根的计算具体分析分岔点出现的位置以及对应的电路参数值,从而为反激式PFC电路的设计提供一定的理论依据。

    一种单段线性LED驱动电路的效率优化系统

    公开(公告)号:CN108924998B

    公开(公告)日:2019-12-10

    申请号:CN201810743969.6

    申请日:2018-07-09

    Applicant: 东南大学

    Inventor: 常昌远 唐瑞

    Abstract: 本发明公开了一种单段线性LED驱动电路的效率优化系统,设置电流控制电路对流经LED电流的形状进行控制,电流控制电路的输出作为控制电压连接误差放大器EA的正端,电流控制电路的输入端连接LED灯串的负端电压VA,通过电流控制电路使流经LED电流的形状为平形电流与凹形电流的组合,当输入母线电压降低时,流经LED电流为平形电流,在输入母线电压峰值附近,流经LED电流为凹形电流,在LED导通点与关断点附近,利用平形电流将凹形电流截断,构成切顶形电流,在实现单段线性LED驱动电源的效率优化的同时,也实现对电流过冲或者频闪问题的优化。

    一种用于LED亮度调节的可控硅调光控制系统

    公开(公告)号:CN106455216A

    公开(公告)日:2017-02-22

    申请号:CN201610911500.X

    申请日:2016-10-19

    Applicant: 东南大学

    CPC classification number: H05B33/0809

    Abstract: 一种用于LED亮度调节的可控硅调光控制系统,对调光控制电路进行改进和优化,通过引入导通角补偿技术,使得在可控硅调光器调节至最大导通角时,输出电流达到额定输出电流值。通过对调光下拉电路参数的优化,使得在可控硅调光器调节至最小导通角时,输出电流达到最小值零。针对人眼对大电流LED发光亮度变化不敏感,而对小电流LED发光亮度变化敏感的现象,对调光曲线进行优化,设计快速调光与慢速调光两段式调光曲线,实现两段式调光,结合相应的PFC控制电路,不仅满足基本的LED驱动电路所需满足的高功率因数,低谐波污染,及稳定的恒流输出等基本要求,同时能根据可控硅调光器对LED发光亮度进行宽范围调节。

    基于振荡环电路的全程可调数字脉宽调制器

    公开(公告)号:CN102158208A

    公开(公告)日:2011-08-17

    申请号:CN201110083812.3

    申请日:2011-04-02

    Applicant: 东南大学

    Abstract: 基于振荡环电路的全程可调数字脉宽调制器,包括振荡环-计数比较电路和输出逻辑电路。振荡环电路由K级D触发器首尾相连构成,它与多路选通器,计数比较电路一起,根据外部输入的数字占空比控制信号,产生输出逻辑电路中输出D触发器所需的复位信号,从而将输出D触发器的输出信号复位到低电平,而输出D触发器的时钟端则控制将输入端高电平传递到输出端,复位信号和时钟信号共同作用最终在输出端产生一个占空比信号。本发明在保持常规振荡环结构数字脉宽调制器的优点的同时,增大了输出占空比的可调范围,非常适合用于集成在小型手持设备的电源管理系统中的高频DC-DC开关电源(SMPS)中。

    用于可调输出数控电源中的高速低耗数字脉宽调制器

    公开(公告)号:CN102064805A

    公开(公告)日:2011-05-18

    申请号:CN201010604469.8

    申请日:2010-12-24

    Applicant: 东南大学

    Abstract: 用于可调输出数控电源中的高速低耗数字脉宽调制器,包括预调节逻辑电路、门控时钟逻辑电路、计数比较-延迟混合电路和输出逻辑电路。预调节逻辑电路两个输入端分别接有预调固定占空比命令信号和输入时钟信号,三个输出端接门控时钟逻辑电路、计数比较-延迟混合电路和输出逻辑电路。门控时钟逻辑电路三个输入端与输入时钟信号及预调节逻辑电路的两个输出端相连,其输出端连接有计数比较-延迟混合电路。计数比较-延迟混合电路的三个输入端分别接有输入占空比低位控制命令、预调节逻辑电路和门控时钟逻辑电路的一个输出端。输出逻辑电路输入端连接有预调节逻辑电路、门控时钟逻辑电路、计数比较-延迟混合电路,其输出端为产生的占空比控制信号。

    一种数字脉宽调制电路的控制方法

    公开(公告)号:CN102035514A

    公开(公告)日:2011-04-27

    申请号:CN201010541937.1

    申请日:2010-11-11

    Applicant: 东南大学

    Abstract: 一种数字脉宽调制电路的控制方法,以计数比较/延迟线混合结构DPWM为基础,增加了时钟逻辑电路,并对延迟线电路进行了改进,在保持现有计数比较/延迟线混合结构DPWM方案中芯片面积、功率损耗等优点的基础上,对电路的工艺环境敏感度进行了优化,得到一种高分辨率的DPWM电路,同时受制作工艺、工作环境影响尽可能小,消除由于外界环境变化对电路功能带来的影响。

    应用于全数字锁相环的三段式时间放大时间数字转换器及转换方法

    公开(公告)号:CN116743159A

    公开(公告)日:2023-09-12

    申请号:CN202310655860.8

    申请日:2023-06-05

    Applicant: 东南大学

    Abstract: 本发明公开了一种应用于全数字锁相环的时间数字转换器及转换方法,首先采用高段延时链CTDC用于扩展输入量化范围,高段剩余时间误差通过一种Pulsetrain数字时间放大器进行放大,该时间放大器线性放大范围宽,增益稳定性好,无需校准,确保了TDC整体良好的线性度。利用中段门控延时链MTDC的寄存特性,将Pulsetrain数字时间放大器和传统边沿触发的高精度游标链TDC结合,实现高精度分辨率。其中门控延时链MTDC可缓冲高段剩余时间误差庞大时间量的压力,提取中段剩余误差时间后送入低段TDC实现精细量化。在精度一致的条件下,实现了更宽的量化范围,且无需对时间放大器进行校准。

    一种减小DC/DC变换器ADC量化效应造成非线性的补偿方法

    公开(公告)号:CN106357112B

    公开(公告)日:2018-12-14

    申请号:CN201610907148.2

    申请日:2016-10-18

    Applicant: 东南大学

    Abstract: 一种减小DC/DC变换器ADC量化效应造成非线性的补偿方法,基于包括Buck型DC/DC变换器主拓扑模块、采样保持模块、ADC模块、数字补偿器、数字脉冲宽度调制模块和驱动模块构成的闭环系统,数字补偿器由Verilog语言在FPGA上实现,通过建立系统z域模型,得出保证系统稳定的积分增益Ki的参数边界,从而设计出减小ADC量化效应的数字补偿器,克服了常规数字补偿器在ADC量化方面的局限和不足,保证了系统在ADC量化效应存在的条件下仍能有良好的稳定性。

    一种具有交越失真补偿的有源功率因数校正方法

    公开(公告)号:CN108880224A

    公开(公告)日:2018-11-23

    申请号:CN201810743617.0

    申请日:2018-07-09

    Applicant: 东南大学

    Inventor: 常昌远 曹子轩

    CPC classification number: H02M1/4258 H02M1/12 H02M7/217

    Abstract: 一种具有交越失真补偿的有源功率因数校正方法,基于包括采样电阻、反馈电路、误差放大器AMP、补偿电容、导通时间Ton产生电路、逻辑电路、频率限制电路和驱动电路构成的控制系统,与反激式AC‑DC变换器主拓扑形成闭环。在AMP的输出端增设交越失真补偿电路,AMP的输出经交越失真补偿电路后输出给Ton产生电路,当AMP的输出电压低于交越失真临界电压VREF时,交越失真补偿电路对AMP的输出电压进行补偿,使系统在进入交越失真状态之前就脱离截止状态,避免交越失真零电流的现象,当AMP的输出电压达到交越失真临界电压VREF,交越失真补偿电路关断不工作,恢复AMP的输出电压直接连通Ton产生电路的状态。

Patent Agency Ranking