基于FPGA的计数型高精度时间间隔测量系统

    公开(公告)号:CN106019924A

    公开(公告)日:2016-10-12

    申请号:CN201610579547.0

    申请日:2016-07-21

    CPC classification number: G04F10/06

    Abstract: 本发明公开了一种基于FPGA的计数型高精度时间间隔测量系统,涉及精密时间间隔测量技术。本发明是在FPGA芯片上实现计数型时间间隔测量,即在FPGA芯片上,通过使用Verilog HDL硬件描述语言来编程实现能够测量起始、停止事件发生时刻的两事件时间间隔的精密时间测量系统,包括PLL参考时钟(100)、待测信号产生电路(200)、精密延时电路(300)、计数器组(400)、数据存储(500)和数据输出(600)。本发明是基于计数型时间间隔测量,相较于其他基于FPGA实现的时间间隔测量系统来说,该发明实现起来较为简单,占用资源较少。可应用地震仪器中短时间间隔的测量等领域。

    用于激光测距中的全数字时间间隔测量系统

    公开(公告)号:CN105974778B

    公开(公告)日:2018-06-08

    申请号:CN201610556762.9

    申请日:2016-07-15

    Abstract: 本发明公开了一种用于激光测距中的全数字时间间隔测量系统,涉及时间间隔测量技术。本系统包括参考时钟模块(100)、待测时间间隔产生模块(200)、相位重合检测模块(300)、边沿检测模块(400)、计数器模块(500)和数据处理模块(600)。本发明的各个模块是由FPGA芯片上产生,由Verilog HDL硬件描述语言编程实现;本发明的基于FPGA的高速数字逻辑电路,可以直接与激光系统中其他小系统直接集成、通信等;本发明的参考时钟模块是频率较稳定,减少测量误差;本发明的可移植性较强,通过简单的参数改变,就可以移植到其他地震仪器中精密时间间隔测量系统中。

    用于激光测距中的全数字时间间隔测量系统

    公开(公告)号:CN105974778A

    公开(公告)日:2016-09-28

    申请号:CN201610556762.9

    申请日:2016-07-15

    CPC classification number: G04F10/06

    Abstract: 本发明公开了一种用于激光测距中的全数字时间间隔测量系统,涉及时间间隔测量技术。本系统包括参考时钟模块(100)、待测时间间隔产生模块(200)、相位重合检测模块(300)、边沿检测模块(400)、计数器模块(500)和数据处理模块(600)。本发明的各个模块是由FPGA芯片上产生,由Verilog HDL硬件描述语言编程实现;本发明的基于FPGA的高速数字逻辑电路,可以直接与激光系统中其他小系统直接集成、通信等;本发明的参考时钟模块是频率较稳定,减少测量误差;本发明的可移植性较强,通过简单的参数改变,就可以移植到其他地震仪器中精密时间间隔测量系统中。

    一种用于激光测距中的全数字时间间隔测量装置

    公开(公告)号:CN205899260U

    公开(公告)日:2017-01-18

    申请号:CN201620745061.5

    申请日:2016-07-15

    Abstract: 本实用新型公开了一种用于激光测距中的全数字时间间隔测量装置,涉及时间间隔测量技术。本系统包括参考时钟模块(100)、待测时间间隔产生模块(200)、相位重合检测模块(300)、边沿检测模块(400)、计数器模块(500)和数据处理模块(600)。本实用新型的各个模块是由FPGA芯片上产生,由Verilog HDL硬件描述语言编程实现;本实用新型的基于FPGA的高速数字逻辑电路,可以直接与激光系统中其他小系统直接集成、通信等;本实用新型的参考时钟模块是频率较稳定,减少测量误差;本实用新型的可移植性较强,通过简单的参数改变,就可以移植到其他地震仪器中精密时间间隔测量系统中。

    一种基于FPGA的计数型高精度时间间隔测量装置

    公开(公告)号:CN206002858U

    公开(公告)日:2017-03-08

    申请号:CN201620767689.5

    申请日:2016-07-21

    Abstract: 本实用新型公开了一种基于FPGA的计数型高精度时间间隔测量装置,涉及精密时间间隔测量技术。本实用新型是在FPGA芯片上实现计数型时间间隔测量,即在FPGA芯片上,通过使用Verilog HDL硬件描述语言来编程实现能够测量起始、停止事件发生时刻的两事件时间间隔的精密时间测量系统,包括PLL参考时钟(100)、待测信号产生电路(200)、精密延时电路(300)、计数器组(400)、数据存储(500)和数据输出(600)。本实用新型是基于计数型时间间隔测量,相较于其他基于FPGA实现的时间间隔测量装置来说,该发明实现起来较为简单,占用资源较少。可应用地震仪器中短时间间隔的测量等领域。

Patent Agency Ranking