一种基于ZYNQ的高效DMA应用系统及实现方法

    公开(公告)号:CN118820150A

    公开(公告)日:2024-10-22

    申请号:CN202410878235.4

    申请日:2024-07-02

    Abstract: 本发明提供一种基于ZYNQ的高效DMA应用系统及实现方法,所述实现方法包括:在综合处理模块内部部署ZYNQ和对外逻辑部分,在ZYNQ中部署操作系统和对内逻辑部分;操作系统与对内逻辑部分以及对内逻辑部分与对外逻辑部分之间通过高速总线连接;通过ZYNQ和高速总线协议转换实现操作系统与外部多个从模块之间的高效数据信息交互。本发明能够提高数字信号处理系统高集成设备中软件与硬件接口访问效率,具有高集成度、低成本、小型化、高效快捷、稳定性强等优点。

    基于ZYNQ的高集成度综合收发处理控制系统及其实现方法

    公开(公告)号:CN119322620A

    公开(公告)日:2025-01-17

    申请号:CN202411323174.1

    申请日:2024-09-23

    Abstract: 本发明涉及数字信号处理领域,提供一种基于ZYNQ的高集成度综合收发处理控制系统及其实现方法,所述综合收发处理控制系统包括依次连接的射频前端、采集器件、ZYNQ载扣板和存储器;所述ZYNQ载扣板中通过软件部署实现所述综合收发处理控制系统的全部或局部功能。本发明实现通过软件部署实现了包含信号采集、信号分选、通信信号处理、数字信号处理、数据存储、有序数据播放和多机协同定位等原本由多个子系统完成的功能,有效提高了系统的集成度,并且在仅需ZYNQ载扣板两块板子的条件下实现复杂信号处理系统功能,有效的控制了成本。

    一种基于标准接口定义的微模组测试装置及方法

    公开(公告)号:CN116346129A

    公开(公告)日:2023-06-27

    申请号:CN202310122293.X

    申请日:2023-02-15

    Abstract: 本发明涉及微系统技术领域,公开了一种基于标准接口定义的微模组测试装置及方法,该装置,包括依次电连接的信号发生单元、ADC调理电路、第一ADC测试装置、FPGA芯片、第一DAC测试装置、DAC调理电路,还包括上位机、第二ADC测试装置、第二DAC测试装置,上位机与FPGA芯片电连接,第二ADC测试装置分别与ADC调理电路、第一ADC测试装置、FPGA芯片电连接,第二DAC测试装置分别与FPGA芯片、第一DAC测试装置、DAC调理电路电连接。本发明解决了现有技术存在的测试成本较高、缺乏通用性等问题。

Patent Agency Ranking