-
公开(公告)号:CN115208384B
公开(公告)日:2022-12-20
申请号:CN202211120866.7
申请日:2022-09-15
Applicant: 中国电子科技集团公司第二十九研究所
IPC: H03L7/00
Abstract: 本发明提供了一种低杂散DDS扩频装置及方法,包括:频率发生器、M路功分器、DDS电路、M‑1个混频分频电路、混频电路,频率发生器输出端与M路功分器连接,M路功分器的M路输出端分别和M‑1级混频分频电路、混频电路的LO输入端连接,DDS电路的输出端连接至第一级混频分频电路的IF输入端,每一级混频分频电路的输出端依次连接到下一级混频分频电路的IF输入端,第M‑1级混频分频电路的输出端接至混频电路的IF输入端,混频电路输出端输出最终的扩频输出信号。本发明能够将DDS频率扩展到更高频段,同时利用分频器的特性优化DDS杂散,使扩展后的DDS电路具有高频段、低杂散同时兼具固有的细布进、捷变频等优点。
-
公开(公告)号:CN115208384A
公开(公告)日:2022-10-18
申请号:CN202211120866.7
申请日:2022-09-15
Applicant: 中国电子科技集团公司第二十九研究所
IPC: H03L7/00
Abstract: 本发明提供了一种低杂散DDS扩频装置及方法,包括:频率发生器、M路功分器、DDS电路、M‑1个混频分频电路、混频电路,频率发生器输出端与M路功分器连接,M路功分器的M路输出端分别和M‑1级混频分频电路、混频电路的LO输入端连接,DDS电路的输出端连接至第一级混频分频电路的IF输入端,每一级混频分频电路的输出端依次连接到下一级混频分频电路的IF输入端,第M‑1级混频分频电路的输出端接至混频电路的IF输入端,混频电路输出端输出最终的扩频输出信号。本发明能够将DDS频率扩展到更高频段,同时利用分频器的特性优化DDS杂散,使扩展后的DDS电路具有高频段、低杂散同时兼具固有的细布进、捷变频等优点。
-
公开(公告)号:CN118740179A
公开(公告)日:2024-10-01
申请号:CN202411224121.4
申请日:2024-09-03
Applicant: 中国电子科技集团公司第二十九研究所
IPC: H04B1/04
Abstract: 本发明涉及电子技术领域,提供一种宽带发射杂散分量抑制链路及方法,所述宽带发射杂散分量抑制链路包括混频模块;与混频模块连接的射频主路模块;以及与射频主路模块连接的杂散抑制支路。应用于射频电路中,通过引入杂散抑制支路,实现对宽带信号带内杂散抑制。且可根据需求进行抑制频率调整,满足不同应用场景抑制需求。
-
-