一种基于FPGA的大规模相控阵波束可重构控制方法

    公开(公告)号:CN117096606A

    公开(公告)日:2023-11-21

    申请号:CN202310982444.9

    申请日:2023-08-07

    Abstract: 本发明公开了一种基于FPGA的大规模相控阵波束可重构控制方法,涉及大规模平面相控阵的控制技术领域,包括:首先根据系统工作需求选择对应的阵面波束可重构模式;然后针对所选的阵面波束可重构模式,根据目标方位角和俯仰角进行参数设置,解算出所选的阵面波束可重构模式内的方位基础延时量和俯仰基础延时量;再基于方位基础延时量和俯仰基础延时量,结合阵元排列坐标计算出总延时参数;最后将总延时参数配置到阵面内各个阵元中,最终形成阵列目标波束;本发明,能在较短的时间内明显减少FPGA资源占用,完成延时参数的快速解算和配置,实现更快的波束控制。

    一种面向宽带射频前端的自适应AGC控制电路与方法

    公开(公告)号:CN116633372A

    公开(公告)日:2023-08-22

    申请号:CN202310703341.4

    申请日:2023-06-14

    Abstract: 本发明提供一种面向宽带射频前端的自适应AGC控制电路与方法,所述电路包括:接入宽带射频前端射频链路中的增益调谐电路;以及与增益调谐电路连接的信号检测电路;所述信号检测电路用于通过ADC采样宽带射频前端射频链路中的射频信号,并基于FPGA对采样的射频信号完成信号处理和增益控制,从而控制增益调谐电路。本发明使用FPGA+ADC硬件方案实现实时检测及闭环快速控制的方式实现对宽带射频前端的自适应AGC控制,其具有以下特点:1、电路结构简单,逻辑关系清晰,易实现;2、实时信号采集处理,状态控制延时小;3、双门限信号检测与判别准确性高;4、增益灵活可控,适用范围广。

    一种宽带射频接收通道幅相校正装置

    公开(公告)号:CN119892265A

    公开(公告)日:2025-04-25

    申请号:CN202510061012.3

    申请日:2025-01-15

    Abstract: 本申请公开了一种宽带射频接收通道幅相校正装置,属于射频通道校正技术领域,该装置包括:系统综合控制单元,将控制参数下发给射频系统控制单元和数字采集处理单元;射频系统控制单元,接收控制参数,并根据控制参数完成对校正源和宽带射频接收通道的控制;宽带射频接收通道,用于射频通道同步调谐;校正源,输出校正信号,并根据脉冲宽度、重复频率的参数控制校正信号输出模式;数字采集处理单元,接收控制参数,并根据控制参数完成对宽带射频接收通道校正数据的采集与处理,并将通道间的幅度和相位的差异值上报给系统综合控制单元。本申请能够实现宽带射频并行接收通道的快速幅相校正功能,极大提高射频系统通道校正效率和工作的时效性。

    一种基于宽带微波检波信号的数字量化电路和系统

    公开(公告)号:CN115378432A

    公开(公告)日:2022-11-22

    申请号:CN202210877980.8

    申请日:2022-07-25

    Abstract: 本发明提供了一种基于宽带微波检波信号的数字量化电路和系统,包括:宽带检波单元、偏置单元、放大匹配单元、分压限幅单元、FLASH模数转换单元和FPGA单元;宽带射频信号输入至宽带检波单元,所述宽带检波单元用于检测宽带射频信号的功率并将宽带射频信号转换为视频信号;所述偏置单元和放大匹配单元用于通过放大视频信号,利用放大器增益带宽及有源特性限制放大匹配单元输出信号的噪声带宽;所述分压限幅单元用于通过分压防止最大信号进入FLASH模数转换单元时对模拟部分产生影响;FLASH模数转换单元用于将检波电压进行数字量化;所述FPGA单元用于接收FLASH模数转换单元传递的数据。在实现了模拟检波电路的快速检波的基础上实现了检波电压的数字量化。

    基于磁保持继电器开关射频前端的矩阵式控制电路及方法

    公开(公告)号:CN113410097B

    公开(公告)日:2022-09-06

    申请号:CN202110647423.2

    申请日:2021-06-10

    Abstract: 本发明提供一种基于磁保持继电器开关射频前端的矩阵式控制电路及方法,所述电路包括级联的组合逻辑电路和开关控制网络;组合逻辑电路包括将α路控制信号和β路控制信号译码产生N路控制信号和M路控制信号;开关控制网络为N×M个开关线包形成的阵列控制网络,以及与阵列控制网络连接的电源开关控制电路和OC信号产生电路;电源开关控制电路接收N路控制信号并向阵列控制网络输出N路线包电压;OC信号产生电路接收M路控制信号并向阵列控制网络输出M路OC信号;阵列控制网络中的N×M个开关线包接收N路线包电压和M路OC信号后,向磁保持继电器开关输出N×M路控制信号。本发明电路结构简单、控制逻辑清晰,具有广泛的适用性。

    一种面向波导开关的大电流OC信号控制电路与方法

    公开(公告)号:CN118801869A

    公开(公告)日:2024-10-18

    申请号:CN202410979278.1

    申请日:2024-07-22

    Abstract: 本发明提供一种面向波导开关的大电流OC信号控制电路与方法,所述电路包括:采用快速启动器实现的驱动电路;采用大功率MOSFET管实现的OC产生电路;以及,检测保护电路;检测保护电路连接驱动电路的输入端;OC产生电路连接驱动电路的输出端。本发明采用大功率MOSFET管、快速驱动器及检测保护电路相结合方式产生波导开关驱动OC信号,其具有以下有益效果:1、本发明的电路结构简单,逻辑关系清晰,易实现。2、本发明产生的OC信号电流大小灵活可调,双通道并联输出提高电路可靠性。3、本发明采用快速驱动器,提高OC信号响应速率。4、本发明具有完备检测保护电路,提高负载工作安全性。

    一种基于宽带变频模块SDLVA信号的低延时检测方法及电路

    公开(公告)号:CN117544458A

    公开(公告)日:2024-02-09

    申请号:CN202311386541.8

    申请日:2023-10-24

    Abstract: 本发明提供一种基于宽带变频模块SDLVA信号的低延时检测方法及电路,方法包括:滑窗滤波:对N路AD芯片采集数据进行处理:一部分直接输出当前时刻的瞬时;另一部分则进行滑窗滤波,得到滑窗滤波后的AD芯片采集数据;选择:选择出N路瞬时值的最大值和滤波值的最大值;双门限比较:对瞬时值和滤波值进行双门限比较,并利用N路瞬时值和滤波值的最大值,得到瞬时值检波开关和滤波值检波开关;决策选择:根据各路的瞬时值检波开关和滤波值检波开关,得到各通道检波开关的开关状态。本发明利用FPGA对AD芯片采集数据进行多级算法和决策选择,满足高实时性要求,同时解决数据处理给系统响应带来较大延时的问题。

    一种基于宽带频率源的功率自适应闭环标校方法及系统

    公开(公告)号:CN115421087A

    公开(公告)日:2022-12-02

    申请号:CN202210881953.8

    申请日:2022-07-25

    Abstract: 本发明公开了一种基于宽带频率源的功率自适应闭环标校方法及系统,该方法包括在下发目标频率切换指令后,输出频率信号,并利用检波电路检测频率源在输出频率信号时的检波电压;利用拟合参数配置单元,基于检波电压和对应的检波因子,获得频率源在输出频率信号时的信号功率值,并确定待补偿的功率差值;驱动射频功率配置单元对信号输出功率进行控制,直至待补偿的功率差值在预设误差范围内,并输出校正后的频率信号。本发明利用宽带检波器对宽带频率源的输出射频信号进行检测,将检测到的宽带频率源输出射频信号作为反馈回路对标校参数进行修正,目前了传统开环标校技术工作量大、效率低、灵活性差、产品性能出现畸变的技术问题。

    基于磁保持继电器开关射频前端的矩阵式控制电路及方法

    公开(公告)号:CN113410097A

    公开(公告)日:2021-09-17

    申请号:CN202110647423.2

    申请日:2021-06-10

    Abstract: 本发明提供一种基于磁保持继电器开关射频前端的矩阵式控制电路及方法,所述电路包括级联的组合逻辑电路和开关控制网络;组合逻辑电路包括将α路控制信号和β路控制信号译码产生N路控制信号和M路控制信号;开关控制网络为N×M个开关线包形成的阵列控制网络,以及与阵列控制网络连接的电源开关控制电路和OC信号产生电路;电源开关控制电路接收N路控制信号并向阵列控制网络输出N路线包电压;OC信号产生电路接收M路控制信号并向阵列控制网络输出M路OC信号;阵列控制网络中的N×M个开关线包接收N路线包电压和M路OC信号后,向磁保持继电器开关输出N×M路控制信号。本发明电路结构简单、控制逻辑清晰,具有广泛的适用性。

Patent Agency Ranking