一种ACJVS装置集成电子学系统
    1.
    发明公开

    公开(公告)号:CN112929007A

    公开(公告)日:2021-06-08

    申请号:CN202110067963.3

    申请日:2021-01-19

    Abstract: 本发明提供一种ACJVS装置集成电子学系统,系统包括:通讯模块、输入信号采集电路、数据处理与控制模块、驱动信号生成电路以及时钟分配器;通过使用FPGA电路实现数据处理与控制模块,FPGA内部的数据处理和控制模块可以并行进行数据解算以及各个外围模块控制信号的发送,可以将ACJVS装置电子学部分的功能整合于一个系统中,降低了ACJVS电路的复杂度,具有集成化,低成本,多功能,多通道以及设计灵活的特点,同时采用了统一的时钟分配器为各个模块提供同源的参考时钟,保证了输出的稳定性。

    一种组合前端放大电路结构的锁相放大器

    公开(公告)号:CN115811313A

    公开(公告)日:2023-03-17

    申请号:CN202211055745.9

    申请日:2022-08-31

    Abstract: 本发明公开了一种组合前端放大电路结构的锁相放大器,包括输入信号采集、数字处理、电压监测、偏置调节和信号输出各单元电路;输入信号采集电路与电压监测电路输入模拟输入信号,输出第一模数转换信号和第二模数转换信号至数字处理单元;信号输出电路接收来自数字处理单元的调制信号并输出模拟调制信号;偏置调节电路输出第一偏置电压和第二偏置电压至输入信号采集电路和信号输出电路;数字处理单元依据第二模数转换信号进行增益自动配置,输出控制信号至其它各单元电路。本发明用于微弱信号检测,在等效输入噪声维持较低水平的同时可扩展输入范围;其实时自动增益配置功能可在信号测量过程中保持最低的等效输入噪声。

Patent Agency Ranking