数字信号处理器的数据路径电路

    公开(公告)号:CN103677736B

    公开(公告)日:2017-09-05

    申请号:CN201310396061.X

    申请日:2013-09-04

    CPC classification number: G06F7/60 G06F1/035 G06F7/57 G06F2101/08 G06F2101/10

    Abstract: 数据路径电路可包括用于并行计算的数字乘法和累加电路(MAC)与数字硬件计算器。数字硬件计算器和MAC可耦合到用于接收输入操作数的输入存储器元件。该MAC可包括数字乘法器结构,其具有耦合到加法器的部分乘积发生器以使第一和第二输入操作数相乘并产生乘法结果。该数字硬件计算器可包括耦合在计算器输入和计算器输出寄存器之间的第一查找表。第一查找表可包括根据第一预定的数学函数映射到相应数学函数结果的表项目值。数字硬件计算器可配置成基于第一查找表计算很难计算的数学函数诸如对数函数、指数函数、除法函数和平方根函数。

    数字信号处理器的数据路径电路

    公开(公告)号:CN103677736A

    公开(公告)日:2014-03-26

    申请号:CN201310396061.X

    申请日:2013-09-04

    CPC classification number: G06F7/60 G06F1/035 G06F7/57 G06F2101/08 G06F2101/10

    Abstract: 数据路径电路可包括用于并行计算的数字乘法和累加电路(MAC)与数字硬件计算器。数字硬件计算器和MAC可耦合到用于接收输入操作数的输入存储器元件。该MAC可包括数字乘法器结构,其具有耦合到加法器的部分乘积发生器以使第一和第二输入操作数相乘并产生乘法结果。该数字硬件计算器可包括耦合在计算器输入和计算器输出寄存器之间的第一查找表。第一查找表可包括根据第一预定的数学函数映射到相应数学函数结果的表项目值。数字硬件计算器可配置成基于第一查找表计算很难计算的数学函数诸如对数函数、指数函数、除法函数和平方根函数。

Patent Agency Ranking