阵列基板、显示面板、显示装置和阵列基板的制作方法

    公开(公告)号:CN112513725A

    公开(公告)日:2021-03-16

    申请号:CN201980001044.7

    申请日:2019-07-16

    Abstract: 一种阵列基板(100)、显示面板(10)、显示装置(20)和阵列基板的制作方法。该阵列基板(100)包括像素单元组(110)。像素单元组(110)包括在第一方向(D1)上并列紧邻布置的第一像素和第二像素;第一像素包括第一像素电极(121)、第一开关元件(123)以及从第一像素电极(121)延伸突出的第一连接部(122),第二像素包括第二像素电极(131)、第二开关元件(133)以及从第二像素电极(131)延伸突出的第二连接部(132);第一像素电极(121)和第一开关元件(123)经由第一连接部(122)彼此电连接,第二像素电极(131)和第二开关元件(133)经由第二连接部(132)彼此电连接;以及第一连接部(122)的延伸长度不等于第二连接部(132)的延伸长度。该阵列基板(100)、显示面板(10)、显示装置(20)和阵列基板的制作方法可以提升包括该阵列基板(100)的显示装置(20)的性能。

    一种薄膜晶体管、其制作方法及显示面板

    公开(公告)号:CN108258056A

    公开(公告)日:2018-07-06

    申请号:CN201810039370.4

    申请日:2018-01-16

    CPC classification number: H01L29/78606 H01L29/66969 H01L29/7869

    Abstract: 本发明公开了一种薄膜晶体管、其制作方法及显示面板,该薄膜晶体管包括:柔性衬底,设置于柔性衬底上的多个膜层,各膜层依次为栅极、栅绝缘层、有源层和源极、漏极;还包括:设置于源极与漏极所在层背离柔性衬底一侧的应力调控层;其中,应力调控层在柔性衬底上的正投影至少覆盖源极与漏极之间且与有源层对应的沟道区的正投影;应力调控层,用于减小栅绝缘层与有源层之间的第一交界面的弯曲应力。由于薄膜晶体管中增设的在柔性衬底上的正投影至少覆盖沟道区正投影的应力调控层,可减小栅绝缘层与有源层之间的第一交界面的弯曲应力,从而使得加载至沟道区的弯曲应力较小,有效改善了弯曲应力对沟道区的影响。

Patent Agency Ranking