-
公开(公告)号:CN119513035A
公开(公告)日:2025-02-25
申请号:CN202411492093.4
申请日:2024-10-24
IPC: G06F15/78 , H03K19/21 , G11C11/408 , G11C11/4094
Abstract: 本发明属于集成电路技术领域,公开了一种基于DRAM的存内逻辑运算电路及系统。存内逻辑运算电路包括两个DRAM单元和用于产生逻辑运算结果的灵敏放大器。所述存内逻辑运算电路将一组逻辑输入信号定义为DRAM单元的存储内容,另一组逻辑输入信号定义为电路的读出控制信号,灵敏放大器的双相输出信号定义为逻辑运算的正、反相输出结果。在此基础上,本发明所提供的存内逻辑运算系统包含至少一个上述存内逻辑运算电路,写字线、写位线、读字线译码及驱动电路,逻辑配置电路,控制电路。本发明在保持存内逻辑运算电路存储功能不被破坏的同时,提供了存内逻辑运算电路方案,提升了存内逻辑运算与存储器阵列的兼容性。
-
公开(公告)号:CN116107963A
公开(公告)日:2023-05-12
申请号:CN202310131821.8
申请日:2023-02-17
Abstract: 本发明公开了一种基于忆阻器的存内逻辑电路、存内逻辑计算系统及应用,属于集成电路技术领域,存内逻辑电路包括:相互并联的第一存储单元和第二存储单元、及产生逻辑运算结果的灵敏放大器;两个存储单元包括串联连接的忆阻器和MOS选通管;用两个忆阻器的阻值态表示第一组逻辑输入信号,两个MOS选通管栅极施加的电位信号表示第二组逻辑输入信号。还提供了一种存内逻辑计算系统及应用。本发明的存内逻辑电路具有结构简单、能够实现非破坏性逻辑计算,将其应用在存内逻辑计算系统中,能够避免忆阻器频繁擦写带来的器件老化对忆阻器计算系统造成的可靠性影响,在提高逻辑计算单元与忆阻器阵列兼容性的同时,能够保证逻辑运算单元可编程的性能。
-
公开(公告)号:CN112599168A
公开(公告)日:2021-04-02
申请号:CN202011461486.0
申请日:2020-12-08
Applicant: 华中科技大学
IPC: G11C13/00
Abstract: 本发明公开了一种忆阻器存内计算系统的误操作检测装置及系统,属于集成电路领域,装置包括选通模块、控制模块和检测模块;选通模块选通忆阻器单元;当忆阻器单元执行蕴含逻辑时,控制检测模块检测忆阻器单元是否处于(低阻态,高阻态)输入模式并生成相应的标记结果,然后检测忆阻器单元公共节点电位,并根据标记结果、公共节点电位与第一参考电压之间的大小关系生成其操作结果;当忆阻器单元执行假逻辑时,控制检测模块检测忆阻器单元输出节点的电位,并根据输出节点的电位与第二参考电压之间的大小关系生成其操作结果。对忆阻器阈值电压老化漂移导致的所有可能误操作情况进行检测,提高运算可靠性,无需中断忆阻器当前操作,保证运算效率。
-
公开(公告)号:CN114860649B
公开(公告)日:2024-10-22
申请号:CN202210409461.9
申请日:2022-04-19
Applicant: 华中科技大学
IPC: G06F15/78 , G06F17/18 , G06F30/34 , G06F115/02
Abstract: 本发明公开了一种扩展卡尔曼滤波的可重构硬件加速系统,属于算法的硬件加速设计领域。本发明在分析EKF算法中矩阵乘法间数据等效性的基础上,设计矩阵数据缓存器,在可重构PE阵列进行当前矩阵乘法计算时,矩阵数据缓存器为其提供先前矩阵乘法计算的矩阵数据,充分实现了矩阵数据的可复用性,减少了片外与片上间的数据搬移,实现了EKF算法中所有矩阵乘法的运算加速,同时降低了能耗。本发明还通过充分利用EKF算法中的数据对称性、数据稀疏性、快速实现三角函数和开方计算、可重构PE阵列配备有FIFO、在片上实现模块间数据交互等优化手段,进一步提高了计算速度。
-
公开(公告)号:CN112599168B
公开(公告)日:2022-05-20
申请号:CN202011461486.0
申请日:2020-12-08
Applicant: 华中科技大学
IPC: G11C13/00
Abstract: 本发明公开了一种忆阻器存内计算系统的误操作检测装置及系统,属于集成电路领域,装置包括选通模块、控制模块和检测模块;选通模块选通忆阻器单元;当忆阻器单元执行蕴含逻辑时,控制检测模块检测忆阻器单元是否处于(低阻态,高阻态)输入模式并生成相应的标记结果,然后检测忆阻器单元公共节点电位,并根据标记结果、公共节点电位与第一参考电压之间的大小关系生成其操作结果;当忆阻器单元执行假逻辑时,控制检测模块检测忆阻器单元输出节点的电位,并根据输出节点的电位与第二参考电压之间的大小关系生成其操作结果。对忆阻器阈值电压老化漂移导致的所有可能误操作情况进行检测,提高运算可靠性,无需中断忆阻器当前操作,保证运算效率。
-
公开(公告)号:CN116483773A
公开(公告)日:2023-07-25
申请号:CN202310370224.0
申请日:2023-04-07
Applicant: 华中科技大学
IPC: G06F15/78 , G11C11/4094 , G11C11/408 , G11C11/4091 , G11C11/4099 , G06F7/78
Abstract: 本发明公开了一种基于转置DRAM单元的存内计算电路和装置,属于集成电路技术领域。存内计算电路包括:N行N列DRAM单元构成存储器阵列、N个转置使能开关组和N个灵敏放大器SA电路;同一列上的DRAM单元共享同一条写字线WWL和列读字线Col‑RWL;同一行上的DRAM单元共享同一条写位线WBL和列读位线Col‑RBL;在转置的使用模式下,Col‑RWL被重命名为行读位线Row‑RBL,Col‑RBL被重命名为行读字线Row‑RWL。基于DRAM单元的存内计算装置包括:控制器、外围计算电路和存内计算电路,用于深度神经网络中全连接层和卷积层两种关键网络结构的存内计算硬件实现,填补了基于DRAM电路阵列实现矩阵原位转置的技术空白,支持片上训练过程中的权重复用和并行计算。
-
公开(公告)号:CN114860649A
公开(公告)日:2022-08-05
申请号:CN202210409461.9
申请日:2022-04-19
Applicant: 华中科技大学
IPC: G06F15/78 , G06F17/18 , G06F30/34 , G06F115/02
Abstract: 本发明公开了一种扩展卡尔曼滤波的可重构硬件加速系统,属于算法的硬件加速设计领域。本发明在分析EKF算法中矩阵乘法间数据等效性的基础上,设计矩阵数据缓存器,在可重构PE阵列进行当前矩阵乘法计算时,矩阵数据缓存器为其提供先前矩阵乘法计算的矩阵数据,充分实现了矩阵数据的可复用性,减少了片外与片上间的数据搬移,实现了EKF算法中所有矩阵乘法的运算加速,同时降低了能耗。本发明还通过充分利用EKF算法中的数据对称性、数据稀疏性、快速实现三角函数和开方计算、可重构PE阵列配备有FIFO、在片上实现模块间数据交互等优化手段,进一步提高了计算速度。
-
-
-
-
-
-