-
公开(公告)号:CN114864773A
公开(公告)日:2022-08-05
申请号:CN202210498889.5
申请日:2022-05-09
Applicant: 友达光电股份有限公司
Abstract: 本发明提出一种发光二极管显示装置及其制造方法。发光二极管显示装置包括电路基板、介电层、发光二极管以及反射层。电路基板具有第一接垫。介电层位于电路基板之上。介电层具有重叠于第一接垫的第一通孔。介电层的第一面具有多个微结构。微结构包括多个凸起微结构或多个凹陷微结构。发光二极管重叠于第一通孔,且电性连接第一接垫。反射层位于介电层的第一面之上,且重叠于微结构。
-
公开(公告)号:CN108845467A
公开(公告)日:2018-11-20
申请号:CN201810747053.8
申请日:2018-07-09
Applicant: 友达光电股份有限公司
IPC: G02F1/1362
Abstract: 本发明公开了一种像素结构,包括基板、扫描线、第一数据线、第二数据线、第一开关元件、第二开关元件、第一主像素电极、第二主像素电极、共用线以及遮光层。第二数据线位于第一主像素电极与第二主像素电极之间。共用线包括沿着扫描线的延伸方向设置的主干部、以及与主干部电性连接且分别位于第二数据线的两侧的第一延伸部与第二延伸部。遮光层包括分别位于第二数据线的两侧的第一遮光图案与第二遮光图案,其中第一遮光图案位于第二数据线以及第一延伸部之间,且第二遮光图案位于第二数据线以及第二延伸部之间。
-
公开(公告)号:CN108319068B
公开(公告)日:2020-12-04
申请号:CN201810157069.3
申请日:2018-02-24
Applicant: 友达光电股份有限公司
IPC: G02F1/1335 , G02F1/1362 , H01L27/12
Abstract: 一种像素阵列基板,包括第一像素单元、相邻于第一像素单元的第二像素单元、与第一像素单元的第一薄膜晶体管及第二像素单元的第二薄膜晶体管的至少一者电性连接的扫描线、以及与第一像素单元的第一薄膜晶体管及第二像素单元的第二薄膜晶体管的至少一者电性连接且与扫描线交错的数据线。第一像素单元的第一彩色滤光图案与第二像素单元的第二彩色滤光图案在数据线上部分重叠,以形成第一彩色滤光图案与第二彩色滤光图案的堆叠区。数据线具有宽部以及窄部。在数据线的窄部上的堆叠区的宽度大于在数据线的宽部上的堆叠区的宽度。
-
公开(公告)号:CN119497426A
公开(公告)日:2025-02-21
申请号:CN202411608219.X
申请日:2024-11-12
Applicant: 友达光电股份有限公司
Abstract: 一种像素结构及其制造方法,像素结构包括基板、第一电极、第一绝缘层、第二绝缘层、第三绝缘层以及第二电极。第一电极位于基板之上。第一绝缘层位于第一电极上,且包括至少两个第一开口。第一开口皆至少部分重叠于第一电极。第二绝缘层位于第一绝缘层上,且具有重叠于至少两个第一开口的通孔。第三绝缘层位于第二绝缘层上,且包括至少两个第二开口。第二开口分别重叠于第一开口。第二开口皆至少部分重叠于通孔。第二电极填第一开口、第二开口以及通孔中,并连接第一电极。
-
公开(公告)号:CN114171660A
公开(公告)日:2022-03-11
申请号:CN202111476216.1
申请日:2021-12-06
Applicant: 友达光电股份有限公司
Abstract: 本发明公开一种发光面板,其包含:基板、设置于基板上的至少一发光元件、以及反射结构层。所述反射结构层具有设置于该基板上并围绕该至少一发光元件分布的多个第一微结构单元、及设置并重叠于该些第一微结构单元上的多个第二微结构单元。该些第一微结构单元中相邻第一微结构单元之间的间隙小于该些第二微结构单元中相邻第二微结构单元之间的间隙。
-
公开(公告)号:CN108845467B
公开(公告)日:2021-07-20
申请号:CN201810747053.8
申请日:2018-07-09
Applicant: 友达光电股份有限公司
IPC: G02F1/1362
Abstract: 本发明公开了一种像素结构,包括基板、扫描线、第一数据线、第二数据线、第一开关元件、第二开关元件、第一主像素电极、第二主像素电极、共用线以及遮光层。第二数据线位于第一主像素电极与第二主像素电极之间。共用线包括沿着扫描线的延伸方向设置的主干部、以及与主干部电性连接且分别位于第二数据线的两侧的第一延伸部与第二延伸部。遮光层包括分别位于第二数据线的两侧的第一遮光图案与第二遮光图案,其中第一遮光图案位于第二数据线以及第一延伸部之间,且第二遮光图案位于第二数据线以及第二延伸部之间。
-
公开(公告)号:CN114864773B
公开(公告)日:2024-11-26
申请号:CN202210498889.5
申请日:2022-05-09
Applicant: 友达光电股份有限公司
Abstract: 本发明提出一种发光二极管显示装置及其制造方法。发光二极管显示装置包括电路基板、介电层、发光二极管以及反射层。电路基板具有第一接垫。介电层位于电路基板之上。介电层具有重叠于第一接垫的第一通孔。介电层的第一面具有多个微结构。微结构包括多个凸起微结构或多个凹陷微结构。发光二极管重叠于第一通孔,且电性连接第一接垫。反射层位于介电层的第一面之上,且重叠于微结构。
-
公开(公告)号:CN114171660B
公开(公告)日:2023-11-14
申请号:CN202111476216.1
申请日:2021-12-06
Applicant: 友达光电股份有限公司
IPC: H01L33/60 , H10K50/856
Abstract: 本发明公开一种发光面板,其包含:基板、设置于基板上的至少一发光元件、以及反射结构层。所述反射结构层具有设置于该基板上并围绕该至少一发光元件分布的多个第一微结构单元、及设置并重叠于该些第一微结构单元上的多个第二微结构单元。该些第一微结构单元中相邻第一微结构单元之间的间隙小于该些第二微结构单元中相邻第二微结构单元之间的间隙。
-
公开(公告)号:CN108319068A
公开(公告)日:2018-07-24
申请号:CN201810157069.3
申请日:2018-02-24
Applicant: 友达光电股份有限公司
IPC: G02F1/1335 , G02F1/1362 , H01L27/12
Abstract: 一种像素阵列基板,包括第一像素单元、相邻于第一像素单元的第二像素单元、与第一像素单元的第一薄膜晶体管及第二像素单元的第二薄膜晶体管的至少一者电性连接的扫描线、以及与第一像素单元的第一薄膜晶体管及第二像素单元的第二薄膜晶体管的至少一者电性连接且与扫描线交错的数据线。第一像素单元的第一彩色滤光图案与第二像素单元的第二彩色滤光图案在数据线上部分重叠,以形成第一彩色滤光图案与第二彩色滤光图案的堆叠区。数据线具有宽部以及窄部。在数据线的窄部上的堆叠区的宽度大于在数据线的宽部上的堆叠区的宽度。
-
-
-
-
-
-
-
-