-
公开(公告)号:CN114938433B
公开(公告)日:2022-10-11
申请号:CN202210873804.7
申请日:2022-07-25
Applicant: 四川赛狄信息技术股份公司
IPC: H04N5/278
Abstract: 本发明公开了基于FPGA的视频图像处理方法、系统、终端及介质,涉及视频处理技术领域,其技术方案要点是:将接收的原始图像数据转化成一路8bit图像数据以及一路14bit图像数据;依据8bit图像数据和14bit图像数据进行目标跟踪分析,得到字符叠加命令;从当前时刻的字符叠加命令中筛选出不同于上一时刻的字符叠加命令的实时叠加信息;依据实时叠加信息对上一时刻中所保存的相应历史叠加执行信息进行替换,得到当前时刻的实时叠加执行信息;依据实时叠加执行信息在8bit图像数据中的图像特定区域叠加波门、十字线或字符,得到可输出的叠加图像数据。本发明有效降低了视频图像处理过程中的延迟,视频图像处理效率高。
-
公开(公告)号:CN114938433A
公开(公告)日:2022-08-23
申请号:CN202210873804.7
申请日:2022-07-25
Applicant: 四川赛狄信息技术股份公司
IPC: H04N5/278
Abstract: 本发明公开了基于FPGA的视频图像处理方法、系统、终端及介质,涉及视频处理技术领域,其技术方案要点是:将接收的原始图像数据转化成一路8bit图像数据以及一路14bit图像数据;依据8bit图像数据和14bit图像数据进行目标跟踪分析,得到字符叠加命令;从当前时刻的字符叠加命令中筛选出不同于上一时刻的字符叠加命令的实时叠加信息;依据实时叠加信息对上一时刻中所保存的相应历史叠加执行信息进行替换,得到当前时刻的实时叠加执行信息;依据实时叠加执行信息在8bit图像数据中的图像特定区域叠加波门、十字线或字符,得到可输出的叠加图像数据。本发明有效降低了视频图像处理过程中的延迟,视频图像处理效率高。
-