基于铷振荡器的标准频率与时间调整方法

    公开(公告)号:CN102064827A

    公开(公告)日:2011-05-18

    申请号:CN201010543522.8

    申请日:2010-11-11

    CPC classification number: H03L7/26

    Abstract: 基于铷振荡器的标准频率与时间调整方法,铷原子振荡器被选为基准频率源后,FPGA对基准频率源进行倍频和分频工作,得到本地产生的秒脉冲信号。FPGA以外部输入的秒脉冲信号作为基准,对本征秒信号进行相差测量运算。测得的相差值被赋值给FPAG内部指定的寄存器,通过数据总线,传送给ARM。ARM计算本征秒信号和外部输入秒信号的相差随时间的变化值,根据差值计算出铷原子振荡器与外部标准频率的频差。ARM计算得到的频差值通过数据总线反馈给FPGA。FPGA依据收到的频差值,对铷原子振荡器进行调频操作,使铷原子振荡器的输出频率溯源同步到上级时间频率基准。本发明有益效果在于能提供高性能、高稳定和高精度的时间信号。

    基于铷振荡器的标准频率与时间调整方法

    公开(公告)号:CN102064827B9

    公开(公告)日:2013-04-17

    申请号:CN201010543522.8

    申请日:2010-11-11

    Abstract: 基于铷振荡器的标准频率与时间调整方法,铷原子振荡器被选为基准频率源后,FPGA对基准频率源进行倍频和分频工作,得到本地产生的秒脉冲信号。FPGA以外部输入的秒脉冲信号作为基准,对本征秒信号进行相差测量运算。测得的相差值被赋值给FPAG内部指定的寄存器,通过数据总线,传送给ARM。ARM计算本征秒信号和外部输入秒信号的相差随时间的变化值,根据差值计算出铷原子振荡器与外部标准频率的频差。ARM计算得到的频差值通过数据总线反馈给FPGA。FPGA依据收到的频差值,对铷原子振荡器进行调频操作,使铷原子振荡器的输出频率溯源同步到上级时间频率基准。本发明有益效果在于能提供高性能、高稳定和高精度的时间信号。

    基于铷振荡器的标准频率与时间调整方法

    公开(公告)号:CN102064827B

    公开(公告)日:2012-11-21

    申请号:CN201010543522.8

    申请日:2010-11-11

    CPC classification number: H03L7/26

    Abstract: 基于铷振荡器的标准频率与时间调整方法,铷原子振荡器被选为基准频率源后,FPGA对基准频率源进行倍频和分频工作,得到本地产生的秒脉冲信号。FPGA以外部输入的秒脉冲信号作为基准,对本征秒信号进行相差测量运算。测得的相差值被赋值给FPAG内部指定的寄存器,通过数据总线,传送给ARM。ARM计算本征秒信号和外部输入秒信号的相差随时间的变化值,根据差值计算出铷原子振荡器与外部标准频率的频差。ARM计算得到的频差值通过数据总线反馈给FPGA。FPGA依据收到的频差值,对铷原子振荡器进行调频操作,使铷原子振荡器的输出频率溯源同步到上级时间频率基准。本发明有益效果在于能提供高性能、高稳定和高精度的时间信号。

    一种基于精确小数分频适应任意数据码流的数据插入方法

    公开(公告)号:CN102655502B

    公开(公告)日:2014-12-10

    申请号:CN201110316659.4

    申请日:2011-10-18

    Abstract: 本发明提供的是一种基于精确小数分频的在原始数据码流中实现等间隔的数据插入的方法。该方法实现对信号码流的数据插入,可以解决数字信号传输过程中通道状态监测、管理信息传输等多方面的问题。本方法不受原始数据码流通信协议的限制,理论上适用于所有数字信号。本方法能够根据原始数据码流的时钟速率、插入字节的长度、插入周期等数值精确计算出并生成插入数据后的码流速率;在接收端,采用同样的计算方法,提取出插入的管理信息并还原原始的数据码流。整个过程在保证原始数据码流精确传输的基础上完成额外管理信息交换,且无论是包含插入字节的线路码流或接收端恢复后出的原始数据码流,均保证了时钟频率的稳定平滑,保证了数据收发的稳定性。

Patent Agency Ranking