-
公开(公告)号:CN1831586A
公开(公告)日:2006-09-13
申请号:CN200510055324.6
申请日:2005-03-15
Applicant: 夏普株式会社
Abstract: 本发明涉及一种显示装置,其中,被连到驱动元件21的栅极线18的第一至第四栅极驱动器IC G1-G4沿液晶显示器2的一个侧面排列。沿第一至第四栅极驱动器IC G1-G4的一个侧面,配置有用于接收信号的FPC5。在第一和第二栅极驱动器IC G1与G2之间分支的第一总线线路15各自把第一和第二栅极驱动器IC G1与G2的栅极低电平终端11b与11a连接到FPC5。在第三和第四栅极驱动器IC G3与G4间分支的第二总线线路16各把第三和第四栅极驱动器IC G3与G4的栅极低电平终端11b与11a连到FPC5。第二和第三栅极驱动器IC G2与G3的栅极高电平终端10b与10a、逻辑终端12b与12a以及信号终端13被连到FPC5。第一与第四栅极驱动器IC G1与G4的栅极高电平终端10a与10b、逻辑终端12a与12b及信号终端13被连到第二和第三栅极驱动器IC G2与G3的相应终端。
-
公开(公告)号:CN100465706C
公开(公告)日:2009-03-04
申请号:CN200510055324.6
申请日:2005-03-15
Applicant: 夏普株式会社
Abstract: 本发明涉及一种显示装置,其中,被连到驱动元件21的栅极线18的第一至第四栅极驱动器IC G1-G4沿液晶显示器2的一个侧面排列。沿第一至第四栅极驱动器IC G1-G4的一个侧面,配置有用于接收信号的FPC5。在第一和第二栅极驱动器IC G1与G2之间分支的第一总线线路15各自把第一和第二栅极驱动器IC G1与G2的栅极低电平终端11b与11a连接到FPC5。在第三和第四栅极驱动器IC G3与G4间分支的第二总线线路16各把第三和第四栅极驱动器IC G3与G4的栅极低电平终端11b与11a连到FPC5。第二和第三栅极驱动器IC G2与G3的栅极高电平终端10b与10a、逻辑终端12b与12a以及信号终端13被连到FPC5。第一与第四栅极驱动器IC G1与G4的栅极高电平终端10a与10b、逻辑终端12a与12b及信号终端13被连到第二和第三栅极驱动器IC G2与G3的相应终端。
-