-
公开(公告)号:CN119512315A
公开(公告)日:2025-02-25
申请号:CN202411657987.4
申请日:2024-11-18
Applicant: 杭州朔天科技有限公司
Abstract: 本申请提供一种信号发生器、信号产生方法及集成电路芯片。信号发生器,包括:接口模块、寄存器模块、信号发生模块和存储模块;接口模块与寄存器模块和信号发生模块连接,用于接收信号发生器外部的配置信息与原始数据,将配置信息传输至寄存器模块,并将原始数据传输至信号发生模块;寄存器模块与信号发生模块连接,用于存储配置信息,并为信号发生模块提供配置信息;信号发生模块包括至少一个信号发生单元;信号发生单元,用于根据原始数据与配置信息,对原始数据进行脉冲调制和/或延时处理,并输出原始数据对应的波形信号。上述装置,用以提高信号生成的灵活性。
-
公开(公告)号:CN119135811A
公开(公告)日:2024-12-13
申请号:CN202411364858.6
申请日:2024-09-27
Applicant: 珠海奔图电子有限公司 , 杭州朔天科技有限公司 , 极海微电子股份有限公司
IPC: H04N1/40
Abstract: 本发明公开信号处理系统、信号处理方法、芯片、存储介质及装置,涉及图像形成技术领域。该系统可集成在芯片中,并由芯片控制,其中,该芯片在控制该系统时,包括信号处理模块用于接收信号输入模块产生的扫描数据,并将扫描数据进行处理得到目标数据;数据存储模块用于接收目标数据,并存储目标数据;像素处理模块用于识别扫描数据的开始位置和结束位置,并分别在开始位置和结束位置对扫描数据进行有效性标识以得到目标数据。本发明通过信号处理模块对扫描数据进行处理得到目标数据,并通过数据存储模块存储目标数据,能够在信号处理模块对扫描数据进行处理的过程中确认扫描数据的有效性,过滤扫描数据中的无效数据,不会占用不必要的存储资源。
-
公开(公告)号:CN106954001A
公开(公告)日:2017-07-14
申请号:CN201710086046.3
申请日:2017-02-17
Applicant: 杭州朔天科技有限公司
IPC: H04N1/047
CPC classification number: H04N1/047
Abstract: 本发明公开了一种用于多功能打印机芯片的扫描时序控制方法,包括如下步骤:当扫描作业指令发起后,步进电机根据预先配置好的加减速表的信息,先加速运行到接近指定扫描区域后进入匀速运行状态;当电机匀速运行到达预定扫描区域时,步进电机控制模块产生第一个行同步信号;当扫描时序控制单元接收到第一个行同步信号后,触发产生CIS工作所需控制信号(即CIS的主时钟信号、模拟输出启动脉冲信号、红绿蓝亮灯信号)对第一行进行扫描;此后,步进电机每前进了一定距离,步进电机控制模块都产生一个行同步信号。
-
公开(公告)号:CN106774808A
公开(公告)日:2017-05-31
申请号:CN201611198231.3
申请日:2016-12-22
Applicant: 杭州朔天科技有限公司
IPC: G06F1/32
Abstract: 本发明公开了一种异构多核芯片的多级低功耗管理单元,所述异构多核芯片包括1个主系统和n个子系统,主系统和每个子系统中均有一个功耗管理单元,主系统中有m个IP。本发明主要针对多核异构处理器低功耗控制,提出了一种便捷、有效的控制模块和方法。
-
公开(公告)号:CN106534864B
公开(公告)日:2019-03-26
申请号:CN201610883133.7
申请日:2016-10-10
Applicant: 杭州朔天科技有限公司
IPC: H04N19/42 , H04N19/423
Abstract: 本发明公开了一种多通道协同工作的多比特JBIG编解码方法,应用于打印机、传真机等,适合于经过半色调处理后的1/2/4比特图片,最多可同时进行4副1比特图片,或2副2比特图片,或2副1比特图片和1副2比特图片,或者1副4比特图片的编解码。具体包括如下步骤:编码时,输入桥将总线输入的1个字图片数据取同一比特放在一起分成n个平面分别输出给n路JBIG编码器进行编码;其中n为1、2或4;解码时,每一路解码器将解出来的图片写入输出桥的FIFO中,当数量足够一个突发后被输出DMA读出,通过总线写入DDR存储。
-
公开(公告)号:CN106842996B
公开(公告)日:2019-03-19
申请号:CN201710013118.1
申请日:2017-01-09
Applicant: 杭州朔天科技有限公司
IPC: G05B19/04
Abstract: 本发明公开了一种多通道功率校准时间控制单元,所述LSU使能和行同步处理模块会使能LSU和各功能模块;所述CTC1信号模块根据配置信息可以产生初始化阶段和正常工作阶段的CTC1信号,还可以向n‑1路信号拆分控制模块传输控制信息和接收n‑1路信号混叠发生器模块的初始化完成标记;所述n‑1路信号拆分控制模块接收和解析前级控制信号,根据解析的信息产生n‑1路信号拆分控制信息传输到下一级;所述n‑1路信号混叠发生器模块接收n‑1路信号拆分控制模块传送过来的脉冲信号,产生混叠信号传输到下一级;所述n‑1路自动循环拨码控制模块接收n‑1路信号拆分控制模块传输的周期计数器。
-
公开(公告)号:CN108427629A
公开(公告)日:2018-08-21
申请号:CN201810201052.3
申请日:2018-03-12
Applicant: 杭州朔天科技有限公司
Abstract: 本发明公开了一种数据压缩的SoC芯片信息追踪装置,包括选择器、异步FIFO、跟踪控制器、寄存器及内存,所述选择器根据寄存器的配置信息选择目标追踪总线,异步FIFO用于数据缓存和时钟同步,跟踪控制器用于条件触发、信息压缩和记录,寄存器由CPU通过AHB总线配置追踪信息,内存用来存放追踪结果信息,由CPU通过AHB的从机接口进行访问。
-
公开(公告)号:CN117370099A
公开(公告)日:2024-01-09
申请号:CN202311385588.2
申请日:2023-10-23
Applicant: 杭州朔天科技有限公司
IPC: G06F11/273 , G06F11/22 , G06F13/38
Abstract: 本申请涉及芯片测试技术领域,具体地涉及一种微处理芯片及代码下载方法。所述微处理芯片,设置有先进先出FIFO模块、状态机、总线模块和存储模块;其中,所述FIFO模块,用于接收基于外部时钟的测试激励信号,并对所述测试激励信号进行时域转换;所述状态机,用于将时域转换后的测试激励信号编码为总线信号;所述总线模块,用于将所述总线信号传输到所述存储模块,以实现对代码数据的下载存储和/或编程。本申请提供的微处理芯片及代码下载方法,有助于提高代码数据的下载速度,提高芯片的测试效率。
-
公开(公告)号:CN106954001B
公开(公告)日:2019-05-31
申请号:CN201710086046.3
申请日:2017-02-17
Applicant: 杭州朔天科技有限公司
IPC: H04N1/047
Abstract: 本发明公开了一种用于多功能打印机芯片的扫描时序控制方法,包括如下步骤:当扫描作业指令发起后,步进电机根据预先配置好的加减速表的信息,先加速运行到接近指定扫描区域后进入匀速运行状态;当电机匀速运行到达预定扫描区域时,步进电机控制模块产生第一个行同步信号;当扫描时序控制单元接收到第一个行同步信号后,触发产生CIS工作所需控制信号(即CIS的主时钟信号、模拟输出启动脉冲信号、红绿蓝亮灯信号)对第一行进行扫描;此后,步进电机每前进了一定距离,步进电机控制模块都产生一个行同步信号。
-
公开(公告)号:CN106301119B
公开(公告)日:2018-11-13
申请号:CN201610758568.9
申请日:2016-08-30
Applicant: 杭州朔天科技有限公司
IPC: H02P8/14
Abstract: 本发明提供了一种用于平板扫描仪和自动进纸扫描仪的步进电机控制方法,包括如下步骤:①将加速表、减速表连续地放入存储器中,其中表的数值为输出脉冲信号的周期;②CPU通过配置通道配置步进电机控制装置;③CPU配置开始产生步进控制脉冲信号;在变速运动状态中,步进电机控制装置会自动从存储器中读出加速表或减速表,作为输出脉冲的周期,输出一定数量的脉冲;在匀速运动状态中,步进电机控制装置会根据本次匀速状态的周期,输出一定数量的脉冲。④待步进电机控制装置完成了所有的运动状态,产生中断,通知CPU停止工作、步进电机停止运动。
-
-
-
-
-
-
-
-
-