半导体集成电路
    2.
    发明公开

    公开(公告)号:CN111566935A

    公开(公告)日:2020-08-21

    申请号:CN201880086069.7

    申请日:2018-12-11

    Inventor: 中西和幸

    Abstract: 具备具有第一从锁存器的第一触发器(1a)、具有第二从锁存器的第二触发器(2a)、以及向第一触发器(1a)和第二触发器(2a)供给共通的时钟信号的时钟生成电路(3),第一从锁存器具有第一反相器(I14)、以来自第一反相器(I14)的输出信号作为输入的第一反馈反相器(I15)、以及连接在第一反相器(I14)的输入端子与第一反馈反相器(I15)的输出端子之间的第一开关(S13),从第一反馈反相器(I15)的输出端子输出第一触发器(1a)的输出信号。

Patent Agency Ranking