记录和再现装置
    1.
    发明授权

    公开(公告)号:CN101131849B

    公开(公告)日:2011-06-22

    申请号:CN200710146144.8

    申请日:2007-08-23

    Abstract: 一种记录和再现装置包括:CPU;存储器;记录介质控制单元,其被配置成从记录介质读取数据;再现缓冲器,其被配置成暂时存储由所述记录介质控制单元读出的数据中的诸如图像和音频的流数据;再现处理单元,其被配置成对暂时存储于所述再现缓冲器中的流数据进行解码和再现;和访问控制单元,其被配置成控制该访问控制单元在访问所述存储器和访问所述再现缓冲器之间切换的时刻,以便在对所述流数据进行再现的过程中再现处理不会中断,同时监控所述再现缓冲器的状态,并且被配置成在每次处理中管理所述存储器和所述记录介质控制单元。

    记录和再现装置
    2.
    发明公开

    公开(公告)号:CN101131849A

    公开(公告)日:2008-02-27

    申请号:CN200710146144.8

    申请日:2007-08-23

    Abstract: 一种记录和再现装置包括:CPU;存储器;记录介质控制单元,其被配置成从记录介质读取数据;再现缓冲器,其被配置成暂时存储由所述记录介质控制单元读出的数据中的诸如图像和音频的流数据;再现处理单元,其被配置成对暂时存储于所述再现缓冲器中的流数据进行解码和再现;和访问控制单元,其被配置成控制该访问控制单元在访问所述存储器和访问所述再现缓冲器之间切换的时刻,以便在对所述流数据进行再现的过程中再现处理不会中断,同时监控所述再现缓冲器的状态,并且被配置成在每次处理中管理所述存储器和所述记录介质控制单元。

    多处理器系统
    3.
    发明公开

    公开(公告)号:CN1790309A

    公开(公告)日:2006-06-21

    申请号:CN200510136137.0

    申请日:2005-12-16

    CPC classification number: G06F13/24

    Abstract: 本发明揭示一种排除在各处理器之间进行数据通信时的数据保证的冗余性的多处理器系统。在网络处理器(101)与实时处理器(201)之间进行数据通信时,只根据从发送侧的网络处理器(101)向接收侧的实时处理器(201)发送完成的中断信号输出动作和接收侧的实时处理器(201)进行的发送完成的中断输入检测动作进行公共存储器的排斥控制,只根据TCP/IP协议堆栈软件(213)执行对数据消化和数据丧失的数据保证。

Patent Agency Ranking