高速缓冲存储器分析方法

    公开(公告)号:CN1928841A

    公开(公告)日:2007-03-14

    申请号:CN200610154106.2

    申请日:2006-09-08

    CPC classification number: G06F12/0864

    Abstract: 所作的是从高速缓冲存储器中读取包含产生高速缓存未中的存储器地址的信息。对该信息中包含的每个高速缓存未中产生地址处所产生的高速缓存未中数进行总计。所产生的高速缓存未中数被总计的高速缓存未中产生地址按照每一集合分段。进一步,将所产生的高速缓存未中数一致或接近的地址组从被分为同一集合中的地址的多个高速缓存未中产生地址中提取出来。

    高速缓冲存储器分析方法

    公开(公告)号:CN1928841B

    公开(公告)日:2010-10-13

    申请号:CN200610154106.2

    申请日:2006-09-08

    CPC classification number: G06F12/0864

    Abstract: 所作的是从高速缓冲存储器中读取包含产生高速缓存未中的存储器地址的信息。对该信息中包含的每个高速缓存未中产生地址处所产生的高速缓存未中数进行总计。所产生的高速缓存未中数被总计的高速缓存未中产生地址按照每一集合分段。进一步,将所产生的高速缓存未中数一致或接近的地址组从被分为同一集合中的地址的多个高速缓存未中产生地址中提取出来。

    程序调试装置、程序调试方法以及程序

    公开(公告)号:CN101120321A

    公开(公告)日:2008-02-06

    申请号:CN200680005044.7

    申请日:2006-02-03

    CPC classification number: G06F11/3664 G06F11/3624

    Abstract: 本发明涉及的程序调试装置按照无条件的中断以及带条件的中断来停止程序的执行;按照无条件的中断,无论带执行条件指令的条件如何,都要停止程序的执行;按照带条件的中断,只有带执行条件指令的条件为真时才要停止程序的执行,该程序调试装置包括:接收单元,按照用户的操作接收断点;决定单元,按照程序调试装置的状态来决定将收到的断点设为无条件的中断还是带条件的中断;以及停止单元,按照决定单元决定的无条件的中断或带条件的中断来停止程序。

    程序执行装置以及其控制方法

    公开(公告)号:CN101990662B

    公开(公告)日:2014-07-02

    申请号:CN200980108676.X

    申请日:2009-03-04

    CPC classification number: G06F11/3632

    Abstract: 以往,使多个调试器同步执行多个程序的情况下,需要调试器间进行特别的调解的接口。本发明通过执行具备维持调试器的程序执行状态和实际的程序执行状态互不相同的状态的步骤的控制方法,针对来自调试器的程序执行请求,根据需要保留程序的执行,从而无需调试器间的调解而实现程序的同步执行。

    程序执行装置以及其控制方法

    公开(公告)号:CN101990662A

    公开(公告)日:2011-03-23

    申请号:CN200980108676.X

    申请日:2009-03-04

    CPC classification number: G06F11/3632

    Abstract: 以往,使多个调试器同步执行多个程序的情况下,需要调试器间进行特别的调解的接口。本发明通过执行具备维持调试器的程序执行状态和实际的程序执行状态互不相同的状态的步骤的控制方法,针对来自调试器的程序执行请求,根据需要保留程序的执行,从而无需调试器间的调解而实现程序的同步执行。

Patent Agency Ranking