-
公开(公告)号:CN1322398C
公开(公告)日:2007-06-20
申请号:CN200410091665.4
申请日:2004-11-24
Applicant: 松下电器产业株式会社
CPC classification number: G06F1/3293 , G06F1/3203 , Y02D10/122
Abstract: 本发明涉及一种半导体集成电路及微处理器单元切换方法。在通常动作时,用低阈值电压的晶体管进行处理,另外,在待机时等,用高阈值电压的晶体管进行处理,使高速动作和低漏电流并存。在具有构成的晶体管的阈值电压高的第1MPU和阈值电压低的第2MPU的MPU中,在需要高速动作的通常动作时,开始在预定的命令序列中出现的MPU切换命令,使第1MPU的数据保存到外部存储单元,在将控制切换到第2MPU后,将该数据传送到第2MPU,并且,使电源控制单元进行第1MPU的电源的断开。另外,当从通常动作切换到待机时,用与上述相反的顺序切换第1MPU和第2MPU。
-
公开(公告)号:CN101060322A
公开(公告)日:2007-10-24
申请号:CN200710096595.5
申请日:2007-04-16
Applicant: 松下电器产业株式会社
Inventor: 田中功
CPC classification number: H03K19/01 , H03K19/01728
Abstract: 本发明提供一种半导体集成电路,设置有:逻辑锥,其构成为可通过基板相互分离的结构控制基板电位;和基板供给电位切换部(110),其根据被输入的触发信号,从第一基板供给线和第二基板供给线中的任意一个向逻辑锥供给基板电位。并且,将成为基板电位控制对象的逻辑锥的前级逻辑锥所输出的信号作为所述触发信号,输入到基板供给电位切换部(110)。由此,在具有由MOS晶体管构成的逻辑电路的半导体集成电路中,可实现高速动作、且可降低功能模块内未动作的逻辑锥(逻辑电路)的消耗电力。
-
公开(公告)号:CN1976029A
公开(公告)日:2007-06-06
申请号:CN200610163658.X
申请日:2006-12-01
Applicant: 松下电器产业株式会社
Inventor: 田中功
CPC classification number: G01R31/31713 , G01R31/312 , G01R31/315 , G01R31/318533 , H01L2924/0002 , H01L2924/00
Abstract: 本发明的目的在于提供一种大规模集成电路,尤其提供一种半导体集成电路器件,其能够容易地进行组合使用多个IP的电路等来设计的系统LSI的电路设计。该半导体集成电路器件具备:驱动部(101),经由传输线路与被驱动电路(104)连接,并将驱动被驱动电路(104)的驱动信号提供给被驱动电路(104);开关(102),被插入在被驱动电路(104)和驱动部(101)之间的传输线路上,使提供给被驱动电路(104)的驱动信号通过或截断;及传递部(103),被连接到开关(102)和驱动部(101)之间的传输线路上,用从半导体集成电路器件的外部提供的外部信号取代驱动信号传递给被驱动电路(104)。
-
公开(公告)号:CN1322397C
公开(公告)日:2007-06-20
申请号:CN200410087106.6
申请日:2004-10-27
Applicant: 松下电器产业株式会社
CPC classification number: G06F1/3203 , G06F9/30181 , G06F9/30189 , G06F9/3836 , G06F9/3885 , Y02D10/126
Abstract: 为了减小一个包括多个处理器的处理器系统的功耗,而不使处理能力降级,一个CPU检测加到指令代码的方式设置信息,并且分别向一个时钟控制部分和一个电源电压控制部分输出一个时钟控制信号和一个电源电压控制信号。当多个处理引擎并行执行一条指令时,供给具有比预定频率低的频率的时钟信号和比预定电压低的电源电压。结果,使功耗减小,并且通过并行执行而保持处理能力。
-
公开(公告)号:CN100563006C
公开(公告)日:2009-11-25
申请号:CN200610163658.X
申请日:2006-12-01
Applicant: 松下电器产业株式会社
Inventor: 田中功
CPC classification number: G01R31/31713 , G01R31/312 , G01R31/315 , G01R31/318533 , H01L2924/0002 , H01L2924/00
Abstract: 本发明的目的在于提供一种大规模集成电路,尤其提供一种半导体集成电路器件,其能够容易地进行组合使用多个IP的电路等来设计的系统LSI的电路设计。该半导体集成电路器件具备:驱动部(101),经由传输线路与被驱动电路(104)连接,并将驱动被驱动电路(104)的驱动信号提供给被驱动电路(104);开关(102),被插入在被驱动电路(104)和驱动部(101)之间的传输线路上,使提供给被驱动电路(104)的驱动信号通过或截断;及传递部(103),被连接到开关(102)和驱动部(101)之间的传输线路上,用从半导体集成电路器件的外部提供的外部信号取代驱动信号传递给被驱动电路(104)。
-
公开(公告)号:CN1622331A
公开(公告)日:2005-06-01
申请号:CN200410091665.4
申请日:2004-11-24
Applicant: 松下电器产业株式会社
CPC classification number: G06F1/3293 , G06F1/3203 , Y02D10/122
Abstract: 本发明涉及一种半导体集成电路及微处理器单元切换方法。在通常动作时,用低阈值电压的晶体管进行处理,另外,在待机时等,用高阈值电压的晶体管进行处理,使高速动作和低漏电流并存。在具有构成的晶体管的阈值电压高的第1MPU和阈值电压低的第2MPU的MPU中,在需要高速动作的通常动作时,开始在预定的命令序列中出现的MPU切换命令,使第1MPU的数据保存到外部存储单元,在将控制切换到第2MPU后,将该数据传送到第2MPU,并且,使电源控制单元进行第1MPU的电源的断开。另外,当从通常动作切换到待机时,用与上述相反的顺序切换第1MPU和第2MPU。
-
公开(公告)号:CN1612088A
公开(公告)日:2005-05-04
申请号:CN200410087106.6
申请日:2004-10-27
Applicant: 松下电器产业株式会社
CPC classification number: G06F1/3203 , G06F9/30181 , G06F9/30189 , G06F9/3836 , G06F9/3885 , Y02D10/126
Abstract: 为了减小一个包括多个处理器的处理器系统的功耗,而不使处理能力降级,一个CPU检测加到指令代码的方式设置信息,并且分别向一个时钟控制部分和一个电源电压控制部分输出一个时钟控制信号和一个电源电压控制信号。当多个处理引擎并行执行一条指令时,供给具有比预定频率低的频率的时钟信号和比预定电压低的电源电压。结果,使功耗减小,并且通过并行执行而保持处理能力。
-
-
-
-
-
-