-
公开(公告)号:CN100539576C
公开(公告)日:2009-09-09
申请号:CN200480019206.3
申请日:2004-07-09
Applicant: 松下电器产业株式会社
IPC: H04L29/02
CPC classification number: H04L12/2801 , H04L29/06027
Abstract: 在通信系统的终端装置1中,设置了MAC部3(双向通信装置)、物理层部4、调谐器5以及背端部7。MAC部3中,包括:具有取代CPU15的一部分处理的功能的下行流数据处理块11、具有取代CPU15的一部分处理的功能的上行流数据处理块12、总线数据调停处理块13、CPU总线14、CPU15以及存储装置16。下行流数据处理块11和上行流数据处理块12构成为:对CPU总线14旁路,直接进行数据的接收、发送。
-
公开(公告)号:CN1817018A
公开(公告)日:2006-08-09
申请号:CN200480019206.3
申请日:2004-07-09
Applicant: 松下电器产业株式会社
IPC: H04L29/02
CPC classification number: H04L12/2801 , H04L29/06027
Abstract: 在通信系统的终端装置1中,设置了MAC部3(双向通信装置)、物理层部4、调谐器5以及背端部7。MAC部3中,包括:具有取代CPU15的一部分处理的功能的下行流数据处理块11、具有取代CPU15的一部分处理的功能的上行流数据处理块12、总线数据调停处理块13、CPU总线14、CPU15以及存储装置16。下行流数据处理块11和上行流数据处理块12构成为:对CPU总线14旁路,直接进行数据的接收、发送。
-
公开(公告)号:CN102959874A
公开(公告)日:2013-03-06
申请号:CN201180030048.1
申请日:2011-01-12
Applicant: 松下电器产业株式会社
Inventor: 石井龙次
IPC: H03M13/27
CPC classification number: G06F12/0607 , H03M13/2707 , H03M13/276 , H03M13/2764 , H03M13/2789
Abstract: 本发明公开了一种解交错装置及解交错方法和数据传输系统及数据传输方法。不追加存储机构即用一个存储器对长度可变的输入数据块进行解交错处理。解交错装置针对已通过将具有R×C’个(C’为R×C的任意约数)数据的原数据块的数据按列主序方式储存于R行×C列的矩阵中并按行主序方式从该矩阵中读出而交错过的输入数据块进行解交错处理,该解交错装置包括存储器(11)、写地址生成部(12)、读地址生成部(13)和存储器接口部(14),该存储器(11)能够储存R×C个数据,该写地址生成部(12)根据第一增量值生成写地址,该读地址生成部(13)根据第一增量值生成第(n×R)+1个读地址以外的读地址,另一方面,根据第二增量值生成第(n×R)+1个读地址,该存储器接口部(14)从读地址依次读出数据,并向写地址依次写入输入数据块的数据。
-
-