自动增益控制电路
    1.
    发明授权

    公开(公告)号:CN100481721C

    公开(公告)日:2009-04-22

    申请号:CN200310117902.5

    申请日:2003-11-20

    CPC classification number: H03G3/3036

    Abstract: 本发明提供一种不需要由电阻器和电容器构成的积分电路的自动增益控制电路。为此,在由增益控制电压控制的可变增益控制电路将输入信号放大或衰减时,用整流电路对可变增益放大电路的输出信号进行整流,用电压比较器将整流电路的输出信号与任意设定的电压进行比较。用电压比较器的输出信号对递增/递减计数器的递增计数动作和递减计数动作进行切换控制,从数/模转换电路输出与递增/递减计数器的计数值对应的电压。然后,将与从数/模转换电路输出的电压对应的增益控制电压提供给可变增益放大电路。

    双向电平移位电路以及双向总线系统

    公开(公告)号:CN101262221A

    公开(公告)日:2008-09-10

    申请号:CN200810082591.6

    申请日:2008-03-05

    CPC classification number: H03K19/018521

    Abstract: 在以第1电压电平动作的I2C总线和以第2电压电平动作的I2C总线之间插入多个晶体管,将至少一个晶体管的主控制电极与第1电源端子连接,通过按照处于第1电压电平和第2电压电平的中间电平的方式连接至少一个晶体管的主控制电极,从而降低I2C总线的双向电平移位电路中对晶体管的耐压要求。从而能够在I2C总线的双向电平移位电路中采用源极·栅极/源极·漏极间的耐压低的MOS晶体管的结构。

    半导体集成电路
    3.
    发明公开

    公开(公告)号:CN1976543A

    公开(公告)日:2007-06-06

    申请号:CN200610163792.X

    申请日:2006-12-04

    CPC classification number: H04R3/00

    Abstract: 本半导体集成电路设置以第1基准电压为基准进行工作、对声音信号进行处理的信号处理电路和对声音信号进行放大的输出用放大器,并且设置以第2基准电压为基准进行工作、对声音信号进行放大并供给到扬声器的BTL输出型的一对输出用放大器。进而设置将第2基准电压与规定电压进行比较的电压比较器,设置以电压比较器得出的比较结果为基础在直至第2基准电压到达规定电压的期间使第1基准电压快速地到达稳定电压的预充电电路。

    扬声器驱动用放大装置及声音输出装置

    公开(公告)号:CN1767378A

    公开(公告)日:2006-05-03

    申请号:CN200510119249.5

    申请日:2005-10-28

    CPC classification number: H03F3/20 H03G3/007 H03G3/3026

    Abstract: 本发明利用电源电压检测电路(10)检测外加在电源端(3)上的电源电压是电动式扬声器用的还是压电式扬声器用的,根据该检测结果,利用增益切换电路(11)相应切换放大电路(8)的增益,使得在各自的扬声器驱动中对于相同输入信号达到相同输出功率,由具有该增益的放大电路(8)放大从输入端(5)输入的信号,并驱动与输出端(6)和输出端(7)连接的扬声器(1)。

    AGC电路
    5.
    发明公开

    公开(公告)号:CN1581684A

    公开(公告)日:2005-02-16

    申请号:CN200410056346.X

    申请日:2004-08-06

    CPC classification number: H03G3/001 H03G3/3026

    Abstract: 本发明提供一种AGC电路,包括:由时钟切换电路(18)提供基准时钟的升降计数器(5);输入比其频率低的基准时钟的升降计数器(10)。将超过阈值电压(V2)的输出电压(VB)的变动部分由升降计数器(5)变换为计数值,通过放大和此计数值对应的直流电压(V7)的增益控制电压(V13)将可变增益放大电路(1)的增益控制在一定范围内。升降计数器(10)、D/A转换电路(14)以及电压比较器(15)构成对直流电压(V7)的积分电路,通过比较此直流电压(V7)以及(V11)的电压值(V12)控制时钟切换电路(18),切换升降计数器(5)基准时钟的频率。由此,抑制产生输出波形的失真和本来没有输入的频率信号。

    模拟信号电平检测器
    6.
    发明公开

    公开(公告)号:CN1531200A

    公开(公告)日:2004-09-22

    申请号:CN200410030432.3

    申请日:2004-03-18

    CPC classification number: H03M1/18

    Abstract: 本发明采用这样的结构:用电压比较器将经整流的模拟输入信号和阈值电压进行比较,基于比较结果切换增减计数器的计数方向,用锁存电路保持增减计数器的输出,用数字-模拟变换电路将锁存电路的输出变换成直流电压。另外,增减计数器中设有两个输入端子,单独地输入增计数动作用时钟脉冲和减计数动作用时钟脉冲,还设有确定增减计数器的复位定时和锁存电路的锁存定时的定时脉冲发生电路。

    降压电压输出电路
    7.
    发明公开

    公开(公告)号:CN1764050A

    公开(公告)日:2006-04-26

    申请号:CN200510114040.X

    申请日:2005-10-19

    CPC classification number: H02M3/07 H02M2003/072

    Abstract: 一种防止在电源启动与电荷泵电路的完全启动之间的周期中负载电路中的闭锁现象;和当降压电压输出从ON转变到OFF时基底电位的迅速改变的降压电压输出电路。降压电压输出电路具有根据控制信号和定时器周期操作的定时器电路;源极连接到降压电压输出端,漏极接地,栅极通过电阻连接到电源电压输入端的第一N-沟道MOS晶体管;和源极连接到降压电压输出端,漏极连接到第一N-沟道MOS晶体管的栅极,和栅极连接到定时器电路的输出端的第二N-沟道MOS晶体管。

    半导体集成电路
    8.
    发明公开

    公开(公告)号:CN1763952A

    公开(公告)日:2006-04-26

    申请号:CN200510107134.4

    申请日:2005-09-28

    CPC classification number: H02M3/07

    Abstract: 本发明的半导体集成电路,包括:被控制电压输入端子输入的ON/OFF控制电压为ON时,根据时钟脉冲信号反复对电容器充电和放电的充电泵电路;使ON/OFF控制电压延迟的第1延迟电路;在延迟的ON/OFF控制电压为OFF时,将充电泵电路的输出与GND输入端子短接,而在ON时断开的开关;由电源输入端子及充电泵电路供给电源后驱动的第1电路块;由电源输入端子及GND输入端子供给电源后驱动的第2电路块;将第1电路块和第2电路块搭载在共同的半导体集成电路芯片上。

    半导体集成电路
    9.
    发明授权

    公开(公告)号:CN100585855C

    公开(公告)日:2010-01-27

    申请号:CN200510107134.4

    申请日:2005-09-28

    CPC classification number: H02M3/07

    Abstract: 本发明的半导体集成电路,包括:被控制电压输入端子输入的ON/OFF控制电压为ON时,根据时钟脉冲信号反复对电容器充电和放电的充电泵电路;使ON/OFF控制电压延迟的第1延迟电路;在延迟的ON/OFF控制电压为OFF时,将充电泵电路的输出与GND输入端子短接,而在ON时断开的开关;由电源输入端子及充电泵电路供给电源后驱动的第1电路块;由电源输入端子及GND输入端子供给电源后驱动的第2电路块;将第1电路块和第2电路块搭载在共同的半导体集成电路芯片上。

    降压电压输出电路
    10.
    发明授权

    公开(公告)号:CN100499331C

    公开(公告)日:2009-06-10

    申请号:CN200510114040.X

    申请日:2005-10-19

    CPC classification number: H02M3/07 H02M2003/072

    Abstract: 一种防止在电源启动与电荷泵电路的完全启动之间的周期中负载电路中的闭锁现象;和当降压电压输出从ON转变到OFF时基底电位的迅速改变的降压电压输出电路。降压电压输出电路具有根据控制信号和定时器周期操作的定时器电路;源极连接到降压电压输出端,漏极接地,栅极通过电阻连接到电源电压输入端的第一N-沟道MOS晶体管;和源极连接到降压电压输出端,漏极连接到第一N-沟道MOS晶体管的栅极,和栅极连接到定时器电路的输出端的第二N-沟道MOS晶体管。

Patent Agency Ranking