非易失性存储器控制方法及半导体装置

    公开(公告)号:CN101645306A

    公开(公告)日:2010-02-10

    申请号:CN200910151325.9

    申请日:2009-06-30

    CPC classification number: G11C16/10 G11C16/105

    Abstract: 本发明提供一种非易失性存储器控制方法及半导体装置,可在非易失性存储器中,在不会不期望地增大写入次数的情况下使阈值返回变动前的状态。在包括非易失性存储器(14)、随机数发生器(12)和可存取上述非易失性存储器的控制器(11)的系统中,每次对上述非易失性存储器进行存取时,根据上述随机数发生器发生的随机数,由上述控制器确定刷新对象区。然后使上述控制器执行对上述刷新对象区进行再写入的刷新控制。通过这样的刷新控制,在不会不期望地增大写入次数的情况下使阈值返回变动前的状态。

    数据处理电路及通信移动终端装置

    公开(公告)号:CN101436260A

    公开(公告)日:2009-05-20

    申请号:CN200810173326.9

    申请日:2008-11-13

    CPC classification number: G11C16/22 G11C16/225

    Abstract: 本发明提供一种数据处理电路和通信移动终端装置,当微控制器的动作在工作保证范围内脱离了特定的工作条件发生性能劣化时,能够抑制对微控制器内部的数据的非法访问。采用检测具有控制器(147)的数据处理电路的动作是否脱离了第1工作条件的第1检测器(152)、和检测数据处理电路的动作是否脱离了比第1工作条件更严格的第2工作条件的第2检测器(154),并且对第1检测器检测到脱离了第1工作条件的情况进行响应地,向控制器发出复位指示;其中控制器(147)进行可改写非易失性存储器(146)和非易失性存储器的控制和外部接口控制。控制器根据第2检测器检测到脱离了第2工作条件的情况来对内部状态进行备份,并且控制来自外部的针对非易失性存储器的存储区域的访问。

    处理装置以及时钟控制方法

    公开(公告)号:CN101324931A

    公开(公告)日:2008-12-17

    申请号:CN200810109955.5

    申请日:2008-06-11

    Abstract: 本发明提供一种处理装置以及时钟控制方法,处理装置(100)具有:与外部时钟同步地进行数据传送的接口及其控制电路(142);内部振荡器(120);和使用由内部振荡器(120)生成的内部时钟来进行数据传送的接口及其控制电路(143),其中,具有与接口对应地在内部时钟和外部时钟之间切换系统时钟的时钟控制电路(130),当切换系统时钟时,在使CPU(141)变为休眠状态后进行切换,在切换完成后解除CPU(141)的休眠状态而使动作再次开始。

Patent Agency Ranking