一种基于CMOS可调控超材料的太赫兹宽频谱探测系统

    公开(公告)号:CN118010162A

    公开(公告)日:2024-05-10

    申请号:CN202410191445.6

    申请日:2024-02-21

    Abstract: 本发明公开了一种基于CMOS可调控超材料的太赫兹宽频谱探测系统。该系统通过多频段、低损耗可调控太赫兹片上天线耦合空间辐射的太赫兹波经过匹配网络与超材料可调本振信号发生单元产生的本振信号通过混频器进行外差混频,混频之后的信号由中频读出电路输出中频信号。片上天线基于超材料结构实现宽频调谐和高增益,增强对太赫兹微弱信号的吸收能力。本振信号是通过皮秒脉冲发生器和超材料可调滤波器产生。中频读出电路由谐波抑制网络和可调增益放大器组成,负责滤除本振泄露到中频的信号和混频产生的谐波并对信号进行放大。本发明解决了传统CMOS电路探测太赫兹信号频率范围窄和灵敏度低的问题,可让探测器在保证高灵敏度的情况下实现宽频段探测。

    一种基于异构FPGA和融合多分辨率的卷积神经网络的实现方法

    公开(公告)号:CN114359662A

    公开(公告)日:2022-04-15

    申请号:CN202111607019.9

    申请日:2021-12-24

    Applicant: 江苏大学

    Abstract: 本发明公开了一种基于异构FPGA和融合多分辨率的卷积神经网络的实现方法,包括如下步骤:第一步:卷积神经网络算法模型融合多分辨率,通过YOLO‑V2算法融合多分辨率模型;第二步:使用设置高分辨率的YOLO‑V2模型进行训练;第三步:重组及量化权重参数;第四步:在异构FPGA平台通过硬件和软件实现Multi‑resolution YOLO‑V2算法。本发明提出了多分辨率融合技术,并运用此技术改进了YOLO‑V2算法,在几乎不损失速度的情况下较大的提高了网络的检测能力。

    一种基于片上正交极化天线的太赫兹探测方法

    公开(公告)号:CN107884625B

    公开(公告)日:2020-06-09

    申请号:CN201710971515.X

    申请日:2017-10-18

    Applicant: 江苏大学

    Abstract: 本发明公开了一种基于片上正交极化天线的太赫兹探测方法,该探测装置主要由正交极化发射天线、旋转探测平台、正交极化接收天线三个部分组成。旋转台以不同的角度旋转多次,测量每次的发射和接收太赫兹垂直极化和水平极化信号比值处理之后再次做比,所得到的比值是关于介质介电常数和电导率的方程,联立方程即可测出介质的介电常数和电导率,进而得到介质材料的复介电常数,实现介质材料的电磁参数定性研究分析。该装置结构简单,测量方法易于实现,太赫兹频段的天线尺寸达到毫米级以下,小尺寸的天线可与CMOS电路集成在芯片内,具有小型、集成化及便携式的优良特性。

    一种基于压电材料的流体振动能量收集装置

    公开(公告)号:CN105811803B

    公开(公告)日:2018-06-01

    申请号:CN201610151728.3

    申请日:2016-03-16

    Applicant: 江苏大学

    Abstract: 本发明公开了一种基于压电材料的流体振动能量收集装置,包括第一容器、第二容器;所述第一容器、第二容器为长方体或者圆柱体;第二容器套装在第一容器内;第一容器和第二容器之间设有置于PCB板上的数个换能电路,第一容器与第二容器之间的上下端面密封;第二容器内侧开有数个插口,压电换能片一端固定在插口内,压电换能片另一端水平向第二容器中心延伸;压电换能片包括压电陶瓷和基板,压电陶瓷通过接出线路与换能电路正端连接,基板通过接出线路与换能电路负端相连;换能电路个数与压电换能片个数相同且一一相对应连接。该装置根据压电换能片不同的长度形状结构和位置关系,实现了宽频化提升了能量的收集效果。

    一种万能逻辑块输出逻辑宏单元电路

    公开(公告)号:CN103607196B

    公开(公告)日:2017-01-11

    申请号:CN201310511974.1

    申请日:2013-10-28

    Applicant: 江苏大学

    Abstract: 本发明公开一种万能逻辑块(GLB)输出逻辑宏单元电路,包括多输入-多时钟维持阻塞型D触发器和乘积共享阵列;所述多输入-多时钟维持阻塞型D触发器带有两个及以上时钟输入端和1个复位端,其中时钟输入端中有1个与外部时钟信号相连接,用于全局时钟,其余与所述乘积共享阵列相连接,用于局部时钟。GLB输出逻辑宏单元电路中每一个触发器的一路时钟信号选用全局同步时钟,另两路时钟信号选用片内乘积共享阵列中生成的乘积项作为局部时钟。与已有的触发器相比,在多路数据输入的情况下,该GLB输出逻辑宏单元电路直接由事件驱动来选择相应通路的数据输入,数据选择控制电路简单,能够自由控制输入端口的数量,配置方便,做到资源共享,适合异步、同步和全局异步局部同步系统的设计。

    一种基于压电材料的流体振动能量收集装置

    公开(公告)号:CN105811803A

    公开(公告)日:2016-07-27

    申请号:CN201610151728.3

    申请日:2016-03-16

    Applicant: 江苏大学

    Abstract: 本发明公开了一种基于压电材料的流体振动能量收集装置,包括第一容器、第二容器;所述第一容器、第二容器为长方体或者圆柱体;第二容器套装在第一容器内;第一容器和第二容器之间设有置于PCB板上的数个换能电路,第一容器与第二容器之间的上下端面密封;第二容器内侧开有数个插口,压电换能片一端固定在插口内,压电换能片另一端水平向第二容器中心延伸;压电换能片包括压电陶瓷和基板,压电陶瓷通过接出线路与换能电路正端连接,基板通过接出线路与换能电路负端相连;换能电路个数与压电换能片个数相同且一一相对应连接。该装置根据压电换能片不同的长度形状结构和位置关系,实现了宽频化提升了能量的收集效果。

    一种适用于手机和wifi的射频电磁波能量收集阵列魔方

    公开(公告)号:CN105119052A

    公开(公告)日:2015-12-02

    申请号:CN201510483774.9

    申请日:2015-08-07

    Applicant: 江苏大学

    Inventor: 徐雷钧 黄波 白雪

    Abstract: 本发明公开了一种适用于手机和wifi的射频电磁波能量收集阵列魔方,该装置的四个侧面由四个阵列天线贴片围成,装置的顶面为能量回收板;所述阵列天线贴片为带有空气层介质层的环形阵列天线,由2*2个环形阵列元构成,采用微带线馈电,每个阵元开两对对称的C型环是为了实现双频化用于收集环境中1.9GHz和2.4GHz。该天线设置成带空气介质层的天线的目的是降低介质层的整体介电常数从而达到宽频化,宽频可使得接受的电磁波的频段更宽,收集到的射频能量越多。当本发明的能量魔方处于外开放式时,可收集周围环境中的电磁波能量。当本发明的能量魔方处于内封闭式的时,不但可以屏蔽手机辐射对人体的伤害,而且可以收集手机的辐射能量。

    一种毫米波宽边耦合集成变压器的高精度模型建立方法

    公开(公告)号:CN103353905A

    公开(公告)日:2013-10-16

    申请号:CN201310162821.0

    申请日:2013-05-07

    Applicant: 江苏大学

    Abstract: 本发明针对宽边耦合结构的毫米波变压器,提供一种比传统模型更高精度及适用频率范围更广的分布式等效电路模型建立方法,其步骤为(1)建立子变压器的等效电路模型结构。即变压器从中心抽头处分成两个相同的子变压器,每个子变压器的模型基于宽边耦合线的模型实现;(2)建立完整变压器的等效电路模型。将子变压器的模型级联在一起,在两个子变压器的原边和副边之间加入了等效电容和等效互感;(3)提取变压器的模型参数。模型参数通过全波电磁场仿真和物理公式结合进行提取。该模型同时兼容Spice电路仿真软件,可方便快速的应用于包含宽边耦合变压器的毫米波电路及系统的仿真。

    一种基于变压器磁调谐的双模W波段压控振荡器

    公开(公告)号:CN117478067A

    公开(公告)日:2024-01-30

    申请号:CN202311440777.5

    申请日:2023-11-01

    Applicant: 江苏大学

    Abstract: 本发明公开了一种基于变压器磁调谐的双模W波段压控振荡器,包括两对交叉耦合对MOS管、双模六线圈变压器、调谐开关细调谐MOS管、调谐开关粗调谐MOS管和两对输出缓冲级MOS管;通过控制细调谐MOS管Msw1和细调谐MOS管Msw2实现谐振腔等效电感值的变化,细调谐MOS管Msw1在电感较小的高频段打开,在电感较大的低频段关闭,对于无变容管的精细频率调谐,通过改变细调谐MOS管Msw2栅极电压改变其电阻,实现等效电感的精细调谐;使用双模六线圈变压器代替单模三线圈变压器,实现了四频带W波段压控振荡器。本发明具有更高的谐振腔Q值,可以实现较好的相位噪声,为W波段信号收发前端提供了高品质的本振信号源。

    一种对高速运算放大器芯片进行测试的电路及方法

    公开(公告)号:CN116879719A

    公开(公告)日:2023-10-13

    申请号:CN202310883272.X

    申请日:2023-07-18

    Applicant: 江苏大学

    Abstract: 本发明提供一种对高速运算放大器芯片进行测试的电路及方法,所述高速运算放大器芯片测试的电路及方法包括高速运算放大器芯片测试电路PCB板和高速运算放大器芯片测试方法;高速运算放大器芯片测试电路PCB板作为高速运算放大器芯片的测试搭载平台,将其与测试机连接完成硬件设置;高速运算放大器芯片测试方法基于C++编程语言设计,通过控制继电器接通与关断完成电路拓扑变换,实现对输入失调电压电流,共模抑制比,开环电压增益,电源抑制比,电源静态功耗共六个参数的测试,基于上述测试系统,本申请实施例对高速运算放大器芯片进行测试,同时降低了测试成本,简化了测试步骤,提高了芯片测试的速度和数据准确度。

Patent Agency Ranking