-
公开(公告)号:CN113989839B
公开(公告)日:2024-08-02
申请号:CN202111247839.1
申请日:2021-10-26
IPC: G06V40/10 , G06V20/40 , G06F16/783 , G06F16/78
Abstract: 本发明公开了一种基于时间戳的动物神经信号与行为视频的同步分析系统和方法,包括:视频监测装置,实时监测采集动物行为视频;行为分析系统,分析动物行为视频得到行为分析结果;神经信号采集装置,实时采集动物神经信号;计算主控系统,解码分析动物神经信号得到神经分析结果;存储系统,通过标记时间戳的方式同步流式存储动物行为视频和动物神经信号,以事件记录方式存储行为分析结果和神经分析结果;交互控制平台,依据标记时间戳或行为分析结果检索并获取动物行为视频和动物神经信号,并进行在线或离线同步显示和分析,该方法和系统通过标记时间戳和对动物神经信号与动物行为视频的存储,实现神经信号与行为视频的同步分析。
-
公开(公告)号:CN113989839A
公开(公告)日:2022-01-28
申请号:CN202111247839.1
申请日:2021-10-26
IPC: G06V40/10 , G06V20/40 , G06F16/783 , G06F16/78
Abstract: 本发明公开了一种基于时间戳的动物神经信号与行为视频的同步分析系统和方法,包括:视频监测装置,实时监测采集动物行为视频;行为分析系统,分析动物行为视频得到行为分析结果;神经信号采集装置,实时采集动物神经信号;计算主控系统,解码分析动物神经信号得到神经分析结果;存储系统,通过标记时间戳的方式同步流式存储动物行为视频和动物神经信号,以事件记录方式存储行为分析结果和神经分析结果;交互控制平台,依据标记时间戳或行为分析结果检索并获取动物行为视频和动物神经信号,并进行在线或离线同步显示和分析,该方法和系统通过标记时间戳和对动物神经信号与动物行为视频的存储,实现神经信号与行为视频的同步分析。
-
公开(公告)号:CN115374398A
公开(公告)日:2022-11-22
申请号:CN202210849530.8
申请日:2022-07-19
Applicant: 浙江大学滨江研究院
Abstract: 本发明公开了一种基于FPGA的并行超图构建方法和装置,装置包括通信连接的计算机系统和FPGA;计算机系统被配置成用于向FPGA发送表示普通图的无向邻接矩阵,接收FPGA发送的所有超边并依据所有超边构建超图;FPGA被配置成用于接收无向邻接矩阵并存储后,依据无向邻接矩阵生成每个目标顶点对应的邻接顶点集合,并行依据邻接顶点集合构建每个目标顶点对应的超边,并将所有超边传输至计算机系统。该装置和方法通过FPGA超边的并行计算,将超边构建的时间复杂度转化到空间复杂度来降低运算时间开销,进而实现精确超图的快速构建。
-
-