数字控制振荡器、电子设备及控制方法

    公开(公告)号:CN110190845B

    公开(公告)日:2023-05-09

    申请号:CN201910477798.1

    申请日:2019-06-03

    Inventor: 吴瑞

    Abstract: 本公开内容涉及数字控制振荡器、电子设备及用于数字控制振荡器的控制方法。根据本公开内容的一个实施例,该数字控制振荡器包括:第一电流生成单元,用于在偏置电压的控制下生成流向第一节点的第一电流;第二电流生成单元,用于在偏置电压的控制下,基于控制字生成流过第二节点第二电流;振荡信号生成单元,用于基于第二电流生成振荡信号;电流镜单元,用于接收基准电流和来自第一节点的第三电流;以及分流单元,用于在第二节点处的节点电压的控制下接收来自第一节点的第四电流,以使得数字控制振荡器的关于控制字的频率增益基本不变。本公开内容的方案至少能实现如下效果:稳定频率增益和提升输出信号的品质。

    一种时间数字转换器、锁相环及电子设备

    公开(公告)号:CN112311391A

    公开(公告)日:2021-02-02

    申请号:CN202011152306.0

    申请日:2020-10-23

    Inventor: 吴瑞

    Abstract: 本申请涉及一种时间数字转换器、锁相环及电子设备,属于电子技术领域。该转换器包括差分积分调制器、选择器以及转换单元。差分积分调制器用于对输入的数字信号对应的量化噪声进行整形,并根据整形后的量化噪声生成可动态变化的选择器控制信号;选择器的第一输入端连接有参考时钟信号,选择器的第二输入端连接有第一信号,选择器的控制端连接有选择器控制信号,选择器用于根据选择器控制信号选择是以参考时钟信号还是以第一信号输出;转换单元用于对接收的反馈时钟信号以及选择器的输出信号进行处理,输出表征参考时钟信号与反馈时钟信号的相位差的数字信号。通过引入差分积分调制器来提高时间数字转换器的输出信号采样频率,从而降低量化噪声。

    一种时钟调整电路、SOC芯片及电子设备

    公开(公告)号:CN118708018A

    公开(公告)日:2024-09-27

    申请号:CN202410763643.5

    申请日:2024-06-13

    Inventor: 王文根 吴瑞

    Abstract: 本申请涉及一种时钟调整电路、SOC芯片及电子设备,属于电子电路领域。时钟调整电路包括:第一时钟管理模块、第二时钟管理模块、第一时间数字转换器、第二时间数字转换器以及控制器。第一时钟管理模块被配置为调整输入时钟信号的相位延时,并基于调整后的输入时钟信号生成第一时钟信号。第二时钟管理模块被配置为调整输入时钟信号的相位延时,并基于调整后的输入时钟信号生成第二时钟信号。第一时间数字转换器被配置为检测输入自身的两时钟信号的相位差,得到第一检测值。第二时间数字转换器被配置为检测输入自身的两时钟信号的相位差,得到第二检测值。控制器被配置为基于第一检测值、第二检测值,调整第一时钟管理模块和/或第二时钟管理模块的相位延迟,以使第一时钟信号和第二时钟信号的相位同步。本申请能够减小芯片内部时钟之间的时钟skew(偏斜)。

    一种跨芯片的时钟同步系统、芯片及电子设备

    公开(公告)号:CN119882936A

    公开(公告)日:2025-04-25

    申请号:CN202510046909.9

    申请日:2025-01-09

    Inventor: 吴瑞 魏迎旭

    Abstract: 本申请涉及一种跨芯片的时钟同步系统、芯片及电子设备。该时钟同步系统包括:第一时钟调节链路、第二时钟调节链路以及时钟相位差检测模块;第一时钟调节链路被配置为调整输入时钟信号的相位延时并基于调整后的输入时钟信号生成第一时钟信号;第一时钟调节链路跨设于两个芯片中,第一时钟调节链路包含第一跨芯片传输电路;第二时钟调节链路被配置为调整输入时钟信号的相位延时并基于调整后的输入时钟信号生成第二时钟信号;第二时钟调节链路包含延时复制电路,第一跨芯片传输电路的传输延时与延时复制电路的传输延时一致;时钟相位差检测电路被配置为检测第一时钟信号与第二时钟信号之间的相位差。本申请能够减小跨芯片之间的时钟偏斜。

    时钟调整电路、芯片、电子设备及改善时钟偏斜的方法

    公开(公告)号:CN118708019A

    公开(公告)日:2024-09-27

    申请号:CN202410773309.8

    申请日:2024-06-13

    Inventor: 王文根 吴瑞

    Abstract: 本申请涉及一种时钟调整电路、SOC芯片、电子设备及改善时钟偏斜的方法,属于电子电路领域。时钟调整电路包括:第一时钟管理模块、第二时钟管理模块、相位检测模块以及控制器。第一时钟管理模块被配置为调整输入时钟信号的相位延时,并基于调整后的输入时钟信号生成第一时钟信号。第二时钟管理模块被配置为调整输入时钟信号的相位延时,并基于调整后的输入时钟信号生成第二时钟信号。相位检测模块分别与第一时钟管理模块、第二时钟管理模块连接,相位检测模块,被配置为检测第一时钟信号相对于第二时钟信号的相位关系。控制器,分别与相位检测模块、第一时钟管理模块、第二时钟管理模块连接,控制器,被配置为基于相位关系,调整第一时钟管理模块和/或第二时钟管理模块的相位延迟,以使第一时钟信号和第二时钟信号的相位一致。

    一种时间数字转换器、锁相环及电子设备

    公开(公告)号:CN112311391B

    公开(公告)日:2024-01-23

    申请号:CN202011152306.0

    申请日:2020-10-23

    Inventor: 吴瑞

    Abstract: 本申请涉及一种时间数字转换器、锁相环及电子设备,属于电子技术领域。该转换器包括差分积分调制器、选择器以及转换单元。差分积分调制器用于对输入的数字信号对应的量化噪声进行整形,并根据整形后的量化噪声生成可动态变化的选择器控制信号;选择器的第一输入端连接有参考时钟信号,选择器的第二输入端连接有第一信号,选择器的控制端连接有选择器控制信号,选择器用于根据选择器控制信号选择是以参考时钟信号还是以第一信号输出;转换单元用于对接收的反馈时钟信号以及选择器的输出信号进行处理,输出表征参考时钟信号与反馈时钟信号的相位差的数字信号。通过引入差分积分调制器来提高时间数字转换器的输出信号采样频率,从而降低量化噪声。

    芯片内部时钟周期抖动测量装置、方法及芯片

    公开(公告)号:CN119001413A

    公开(公告)日:2024-11-22

    申请号:CN202411054740.3

    申请日:2024-08-01

    Inventor: 王文根 吴瑞

    Abstract: 本发明实施例公开一种芯片内部时钟周期抖动测量装置、方法及芯片,涉及半导体技术领域,便于提高芯片时钟周期抖动测量的准确性。所述装置包括:设置于芯片内部的基准信号生成单元和时间数字转换单元,所述基准信号生成单元,用于生成作为参考信号的时钟基准信号;时间数字转换单元,用于接收芯片内部产生的待测时钟信号,接收所述时钟基准信号,以及,计算所述待测时钟信号和所述时钟基准信号的相位差,所述相位差用于表征所述待测时钟信号周期抖动状况。本发明适用于集成电路中的时钟质量测试及评估场景中。

Patent Agency Ranking