-
公开(公告)号:CN103383667B
公开(公告)日:2017-11-14
申请号:CN201310157900.2
申请日:2013-05-02
Applicant: 瑞萨电子株式会社
CPC classification number: G06F12/1416 , G06F9/30098 , G06F9/5016 , G06F12/0284 , G06F12/1441 , G06F21/78
Abstract: 本发明涉及一种存储器保护电路、处理单元和存储器保护方法。根据一个实施例的存储器保护电路(6_1)包括存储器访问信息寄存器(8),存储与能由各个虚拟机访问的存储器区域有关的存储器访问信息,以及访问确定电路(9),基于每一虚拟机访问存储器(11)时的存储器地址(ADD_M)、与访问该存储器(11)的虚拟机有关的信息(VM_n_M)、以及在该存储器访问信息寄存器(8)中存储的存储器访问信息,确定是否允许虚拟机访问存储器区域。
-
公开(公告)号:CN104346251A
公开(公告)日:2015-02-11
申请号:CN201410389936.8
申请日:2014-08-08
Applicant: 瑞萨电子株式会社
IPC: G06F11/26
CPC classification number: G06F11/1497
Abstract: 提供了一种具有故障检测功能的微控制器,其中在没有使程序复杂化的情况下实现了通过程序的双工处理。外围电路设置有寄存器并且基于命令执行处理。通过访问寄存器的同一程序,中央处理单元两次执行处理。双工访问控制电路被配置有外围总线访问单元、缓冲器和比较器单元。在第一程序执行中,外围总线访问单元控制由中央处理单元对寄存器的访问。在第一程序执行中,缓冲器将访问信息存储到寄存器。比较器单元将第二程序执行中的访问信息与存储在访问信息存储单元中的访问信息进行比较。在不一致的情况下,错误信号被输出到中央处理单元。
-
公开(公告)号:CN103676927A
公开(公告)日:2014-03-26
申请号:CN201310441456.7
申请日:2013-09-18
Applicant: 瑞萨电子株式会社
IPC: G05B23/02
CPC classification number: G06F11/2215 , G06F11/07 , G06F11/141
Abstract: 本发明各实施方式总体上涉及半导体集成电路器件及微控制器。具体地,本发明的各实施方式用于解决微控制器的故障检测中出现相同故障的问题。微控制器具有CPU和数据访问控制电路。数据访问控制电路执行两种类型的访问:单独访问,其中CPU的数据访问针对每个线程执行,以及共享访问,其中CPU的数据访问通过执行两个线程执行。数据访问控制电路通过在共享访问中由执行两个线程生成的命令和地址之间分别进行比较来检测CPU的故障。
-
公开(公告)号:CN103383667A
公开(公告)日:2013-11-06
申请号:CN201310157900.2
申请日:2013-05-02
Applicant: 瑞萨电子株式会社
CPC classification number: G06F12/1416 , G06F9/30098 , G06F9/5016 , G06F12/0284 , G06F12/1441 , G06F21/78
Abstract: 本发明涉及一种存储器保护电路、处理单元和存储器保护方法。根据一个实施例的存储器保护电路(6_1)包括存储器访问信息寄存器(8),存储与能由各个虚拟机访问的存储器区域有关的存储器访问信息,以及访问确定电路(9),基于每一虚拟机访问存储器(11)时的存储器地址(ADD_M)、与访问该存储器(11)的虚拟机有关的信息(VM_n_M)、以及在该存储器访问信息寄存器(8)中存储的存储器访问信息,确定是否允许虚拟机访问存储器区域。
-
-
-