-
公开(公告)号:CN102323878B
公开(公告)日:2014-10-15
申请号:CN201110144875.5
申请日:2011-05-31
Applicant: 电子科技大学
IPC: G06F7/544
Abstract: 本发明涉及一种用于CORDIC算法模校正的电路装置及方法。一种用于CORDIC算法模校正的电路装置,包括原始计算通路和模校正通路,所述原始计算通路的输出连接两个RAM即RAM-1和RAM-2,RAM-1、RAM-2的输出分别连接模校正通路的x、y两个通道的输入端。一种用于CORDIC算法模校正的方法,包括步骤:步骤1.首先计算出模校正的值K的大小,每一级运算都对应一个模校正因子ai,且ai∈{0,2-i},并将每一级的模校正因子存入模校正因子模块。本发明的有益效果是:模校正的电路装置中的模校正通路的设置避免了使用乘法器造成的电路不规则的情况,有效的突破了系统的速度瓶颈。
-
公开(公告)号:CN102323878A
公开(公告)日:2012-01-18
申请号:CN201110144875.5
申请日:2011-05-31
Applicant: 电子科技大学
IPC: G06F7/544
Abstract: 本发明涉及一种用于CORDIC算法模校正的电路装置及方法。一种用于CORDIC算法模校正的电路装置,包括原始计算通路和模校正通路,所述原始计算通路的输出连接两个RAM即RAM-1和RAM-2,RAM-1、RAM-2的输出分别连接模校正通路的x、y两个通道的输入端。一种用于CORDIC算法模校正的方法,包括步骤:步骤1.首先计算出模校正的值K的大小,每一级运算都对应一个模校正因子ai,且ai∈{0,2-i},并将每一级的模校正因子存入模校正因子模块。本发明的有益效果是:模校正的电路装置中的模校正通路的设置避免了使用乘法器造成的电路不规则的情况,有效的突破了系统的速度瓶颈。
-
公开(公告)号:CN102291128A
公开(公告)日:2011-12-21
申请号:CN201110176946.X
申请日:2011-06-28
Applicant: 电子科技大学
IPC: H03L7/093
Abstract: 该发明属于微电子芯片设计制造领域中一种用于电荷泵锁相环芯片的抗单粒子辐射的电荷泵及其低通滤波器组件。包括电荷泵及低通滤波器,以及设于电荷泵与低通滤波器之间含控制器和选择器的数控抑制电路;该数控抑制电路的设置可对单粒子辐射产生的电流干扰脉冲进行实时抑制处理;当不存在单粒子辐射时、整个CPPLL电路正常工作,当存在单粒子辐射时、此电路被控制为截止,以阻止辐射电流干扰脉冲对后一级电路的影响。从而具有电路结构简单、易于集成、功耗低、面积小、工作速度高,可有效改善锁相环电路整体输出抖动特性、提高其抗单粒子辐射的能力,且兼容性好等特点。该发明组件可使控制电压峰值下降80%左右、稳定时间缩短50%左右等特点。
-
公开(公告)号:CN102184086A
公开(公告)日:2011-09-14
申请号:CN201110120555.6
申请日:2011-05-11
Applicant: 电子科技大学
Abstract: 本发明公开了一种Booth编码器以及基于该Booth编码器的模(2n-1)乘法器。本发明是针对现有的模(2n-1)乘法器耗费资源,速度较低而提出的。其中,Booth编码器由Booth译码器和Booth选择器组成,Booth译码器包括第一异或门;Booth选择器包括第一同或门、第一二选一反相多路复用器和第二二选一反相多路复用器。一种模(2n-1)乘法器,包括Booth译码器阵列、Booth选择器阵列、压缩阵列和模(2n-1)加法器。本发明的面向模(2n-1)Booth乘法器,在运算过程中,需要个部分积,进而把模(2n-1)乘法器的中间部分积从n个减少为个,大大减少了运算量,从而减少了资源的耗费和关键路径的延迟。
-
公开(公告)号:CN102184086B
公开(公告)日:2012-11-07
申请号:CN201110120555.6
申请日:2011-05-11
Applicant: 电子科技大学
Abstract: 本发明公开了一种Booth编码器以及基于该Booth编码器的模(2n-1)乘法器。本发明是针对现有的模(2n-1)乘法器耗费资源,速度较低而提出的。其中,Booth编码器由Booth译码器和Booth选择器组成,Booth译码器包括第一异或门;Booth选择器包括第一同或门、第一二选一反相多路复用器和第二二选一反相多路复用器。一种模(2n-1)乘法器,包括Booth译码器阵列、Booth选择器阵列、压缩阵列和模(2n-1)加法器。本发明的面向模(2n-1)Booth乘法器,在运算过程中,需要个部分积,进而把模(2n-1)乘法器的中间部分积从n个减少为个,大大减少了运算量,从而减少了资源的耗费和关键路径的延迟。
-
公开(公告)号:CN102288975A
公开(公告)日:2011-12-21
申请号:CN201110120909.7
申请日:2011-05-11
Applicant: 电子科技大学
IPC: G01S19/30
Abstract: 本发明属于通信和导航领域,公开了一种基于DFT优化的捕获方法。针对现有的卫星导航捕获方法中的效率、资源和功耗较大的问题,本发明通过对DFT的系数进行量化实现了对DFT的计算进行优化,同时根据需要对DFT点数进行优化,节约了大量的计算量、存储和其它等资源。在导航应用中,除了对DFT系数进行低比特量化,同时也根据搜索多普勒偏移范围对DFT点数进行裁剪,从而使得DFT的计算量和计算点数都大量减少,节约存储资源、计算资源、时间和功耗等。本发明的方法可以有效应用于卫星导航。
-
公开(公告)号:CN102291128B
公开(公告)日:2013-04-03
申请号:CN201110176946.X
申请日:2011-06-28
Applicant: 电子科技大学
IPC: H03L7/093
Abstract: 本发明属于微电子芯片设计制造领域中一种用于电荷泵锁相环芯片的抗单粒子辐射的电荷泵及其低通滤波器组件。包括电荷泵及低通滤波器,以及设于电荷泵与低通滤波器之间含控制器和选择器的数控抑制电路;该数控抑制电路的设置可对单粒子辐射产生的电流干扰脉冲进行实时抑制处理;当不存在单粒子辐射时、整个CPPLL电路正常工作,当存在单粒子辐射时、此电路被控制为截止,以阻止辐射电流干扰脉冲对后一级电路的影响。从而具有电路结构简单、易于集成、功耗低、面积小、工作速度高,可有效改善锁相环电路整体输出抖动特性、提高其抗单粒子辐射的能力,且兼容性好等特点。本发明组件可使控制电压峰值下降80%左右、稳定时间缩短50%左右等特点。
-
公开(公告)号:CN102288975B
公开(公告)日:2012-11-07
申请号:CN201110120909.7
申请日:2011-05-11
Applicant: 电子科技大学
IPC: G01S19/30
Abstract: 本发明属于通信和导航领域,公开了一种基于DFT优化的捕获方法。针对现有的卫星导航捕获方法中的效率、资源和功耗较大的问题,本发明通过对DFT的系数进行量化实现了对DFT的计算进行优化,同时根据需要对DFT点数进行优化,节约了大量的计算量、存储和其它等资源。在导航应用中,除了对DFT系数进行低比特量化,同时也根据搜索多普勒偏移范围对DFT点数进行裁剪,从而使得DFT的计算量和计算点数都大量减少,节约存储资源、计算资源、时间和功耗等。本发明的方法可以有效应用于卫星导航。
-
公开(公告)号:CN202043073U
公开(公告)日:2011-11-16
申请号:CN201120180850.6
申请日:2011-05-31
Applicant: 电子科技大学
IPC: H03C3/40
Abstract: 本实用新型涉及一种用于CORDIC算法模校正的电路装置及方法。一种用于CORDIC算法模校正的电路装置,包括原始计算通路和模校正通路,所述原始计算通路的输出连接两个RAM即RAM-1和RAM-2,RAM-1、RAM-2的输出分别连接模校正通路的x、y两个通道的输入端。一种用于CORDIC算法模校正的方法,包括步骤:步骤1.首先计算出模校正的值K的大小,每一级运算都对应一个模校正因子ai,且ai∈{0,2-i},并将每一级的模校正因子存入模校正因子模块。本实用新型的有益效果是:模校正的电路装置中的模校正通路的设置避免了使用乘法器造成的电路不规则的情况,有效的突破了系统的速度瓶颈。
-
-
-
-
-
-
-
-