-
公开(公告)号:CN1892753A
公开(公告)日:2007-01-10
申请号:CN200610091116.6
申请日:2006-06-30
Applicant: 精工爱普生株式会社
CPC classification number: G09G3/3688 , G09G3/3696 , G09G2300/0408 , G09G2310/027
Abstract: 本发明提供一种可灵活地进行电路配置、高效地进行布局的集成电路装置及安装有该集成电路装置的电子设备。集成电路装置包括用于存储在显示面板上显示的至少一个画面的数据的显示存储器,其中,显示面板具有多条扫描线及多条数据线。显示存储器各自包括多个RAM块(200),各个RAM块(200)分别包含多条字线WL、多条位线BL、多个存储器单元MC和数据读出控制电路(240)、(250)。多个RAM块(200)的各个RAM块沿着多条位线BL延伸的第一方向X配置。数据读出控制电路(240)、(250)在水平扫描驱动显示面板的一水平扫描期间1H内,分成N(N为大于等于2的整数)次地对应于多条信号线的像素的数据进行读出控制。
-
公开(公告)号:CN1892752A
公开(公告)日:2007-01-10
申请号:CN200610091114.7
申请日:2006-06-30
Applicant: 精工爱普生株式会社
Abstract: 本发明提供一种显示装置以及安装有该显示装置的电子设备,其中,该显示装置具有可灵活地进行电路配置、高效地进行布局的集成电路装置。显示装置包括集成电路装置(20),集成电路装置(20)包括:包含多条扫描线和多条数据线的显示面板(10)、以及用于存储在显示面板上显示的至少一个画面的数据的显示存储器。显示存储器(RAM块(200))包括多条字线WL、多条位线BL和多个存储器单元MC。集成电路装置(20)具有与显示面板(10)的多条扫描线平行的一边IL,显示存储器的多条位线BL在与所述一边IL平行的第一方向上延伸。
-
公开(公告)号:CN1150865A
公开(公告)日:1997-05-28
申请号:CN96190348.1
申请日:1996-04-17
Applicant: 精工爱普生株式会社
IPC: H01L27/11 , H01L21/8244 , H01L29/786
CPC classification number: H01L27/11 , H01L27/1108 , Y10S257/903
Abstract: 本发明包括:AL(10)、薄膜的PLYD(14)、连接AL与PLYD的CNT、在CNT区域的成为防止穿通用的蚀刻阻挡层的PLYD(18)、及连接PLYC与PLYD的THLC。将P型杂质导入PLYD里,并且使CNT区域的PLYC成为非掺杂区域。通过热处理工序,将PLYD的P型杂质再扩散到PLYC。使存储单元区域的PLYC变成了N型。在CNT0区域,将绝缘层(20)形成为凹状,使CNT区域的PLYD高度较低是所希望的。
-
公开(公告)号:CN100524750C
公开(公告)日:2009-08-05
申请号:CN200610091111.3
申请日:2006-06-30
Applicant: 精工爱普生株式会社
Abstract: 本发明的目的在于,提供一种纤细的细长集成电路装置以及包括其的电子设备。集成电路装置(10)包括:第一晶体管NTr1和第二晶体管PTr1,它们推挽连接在第一电源线和第二电源线之间,用于根据电荷泵动作向其连接节点ND输出第一电源线和第二电源线中任一条的电压;以及焊盘PD,其与连接节点ND电连接的同时,与一端被施加给定的电压的加速电容器的另一端电连接。以与第一晶体管NTr1和第二晶体管PTr1中至少一个的一部分或全部重叠的方式,在该第一晶体管NTr1和第二晶体管PTr1中的至少一个的上层配置焊盘PD。
-
公开(公告)号:CN100463041C
公开(公告)日:2009-02-18
申请号:CN200610091117.0
申请日:2006-06-30
Applicant: 精工爱普生株式会社
CPC classification number: G09G3/20 , G09G3/3611 , G09G2300/0426 , G09G2310/027 , G09G2310/0278 , G09G2310/08
Abstract: 本发明的目的在于提供一种灵活地进行电路的配置、并可以进行效率高的布置的集成电路装置以及组装有该装置的电子设备。集成电路装置包括:RAM块(200),其包括多条字线WL、多条位线BL、多个存储单元MC、字线控制电路(240)、以及数据读出控制电路(240、250);以及数据线驱动块(100),其根据从RAM块(200)提供的数据对显示面板(10)的多个数据线组进行驱动。数据读出控制电路(240、250)在水平驱动显示面板的一个水平扫描期间1H,将对应于多条数据线的像素的数据分成N(N为大于等于2的整数)次读出控制。数据线驱动块包括第一~第N分割数据线驱动块(100A、100B),它们分别驱动多个数据线组中的不同的数据线组,第一~第N分割数据线驱动块(100A、100B)的每一个沿着多条位线BL延伸的第一方向X配置。
-
公开(公告)号:CN1892792A
公开(公告)日:2007-01-10
申请号:CN200610090330.X
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供一种能够实现电路面积缩小化的集成电路装置、电子设备。集成电路装置包括:第一~第N电路块CB1~CBN、沿第四边设置在第一~第N电路块CB1~CBN的D2方向侧的第一接口区域(12)、以及沿第二边设置在第一~第N电路块的D4方向侧的第二接口区域(14)。在邻接的电路块之间,在第I层下层的配线层上形成的局部线LLG作为信号线及电源线两者中的至少一种被配线。在不邻接的电路块间,在第I层及其上层的配线层形成的全局线GLG、GLD作为信号线及电源线两者中的至少一种,沿D1方向配线在介于不邻接的电路块间的电路块上。
-
公开(公告)号:CN100555398C
公开(公告)日:2009-10-28
申请号:CN200610090320.6
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供一种能够实现电路面积缩小的集成电路装置和电子设备。集成电路装置包括:用于驱动数据线的数据驱动块;多个控制晶体管TC1、TC2,各控制晶体管与数据驱动块的各个输出线对应地设置,各控制晶体管由公共控制信号控制;以及焊盘配置区域,配置有用于电气连接数据线和数据驱动块的输出线QL1、QL2的数据驱动器用焊盘P1、P2的。而且,控制晶体管TC1、TC2被配置在焊盘配置区域。
-
公开(公告)号:CN100511405C
公开(公告)日:2009-07-08
申请号:CN200610090328.2
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供一种能够实现电路面积的缩小的集成电路装置、电子设备。集成电路装置包括多个电路块被宏单元化的驱动器宏单元。驱动器宏单元包括:用于驱动数据线的数据驱动块DB、用于存储图像数据的存储块MB、以及配置有用于电连接数据驱动块DB的输出线和数据线的焊盘的焊盘块PDB。数据驱动块DB和存储块MB沿D1方向配置,焊盘块PDB配置在数据驱动块DB以及存储块MB的D2方向侧。
-
公开(公告)号:CN100461239C
公开(公告)日:2009-02-11
申请号:CN200610090319.3
申请日:2006-06-29
Applicant: 精工爱普生株式会社
CPC classification number: G09G3/3688 , G09G3/3696 , G09G5/395 , G09G2300/0408 , G09G2310/027
Abstract: 本发明的目的在于,提供一种灵活地进行电路的配置、并可以进行效率高的布局的集成电路装置以及搭载其的电子设备。集成电路装置包括显示存储器,该显示存储器对显示在具有多条扫描线和多条数据线的显示面板上的数据中的至少相当于1像素的数据进行储存。显示存储器包括多条字线WL、多条位线BL、多个存储器单元MC、以及数据读出控制电路(150、152)。数据读出控制电路(150、152)在水平扫描驱动显示面板的一个水平扫描期间1H,将对应于多条数据线的像素的数据分成N(N为大于等于2的整数)次读出并控制。
-
公开(公告)号:CN1892791A
公开(公告)日:2007-01-10
申请号:CN200610090329.7
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供能够实现电路面积缩小化的集成电路装置及电子设备。集成电路装置包括用于驱动数据线的数据驱动块,数据驱动块包括多个子像素驱动单元,各个子像素驱动单元输出与一个子像素的图像数据对应的数据信号。在将沿着子像素驱动单元长边的方向设为D1方向、将与D1方向正交的方向设为D2方向的时候,在数据驱动块中,沿着D1方向配置多个子像素驱动单元,同时,沿着D2方向配置多个子像素驱动单元。在数据驱动块的D2方向一侧配置有焊盘。而且,排列替换配线区用于排列替换子像素驱动单元的引出线的排列顺序,设置在子像素驱动单元的配置区上。
-
-
-
-
-
-
-
-
-