锁相环路相位同步的装置和方法

    公开(公告)号:CN107347006A

    公开(公告)日:2017-11-14

    申请号:CN201710309958.2

    申请日:2017-05-05

    Abstract: 提供了锁相环(PLL)相位同步的装置和方法。在某些配置中,RF通信系统包括产生一个或多个输出时钟信号的PLL和同步PLL相位的相位同步电路。相位同步电路包括采样电路,其通过基于参考时钟信号的定时对一个或多个输出时钟信号进行采样而产生采样。此外,相位同步电路包括相位差计算电路,其基于采样以及表示PLL的相位的跟踪数字相位信号而产生相位差信号。相位同步电路还包括相位调整控制电路,其基于相位差信号向PLL提供相位调整,以同步PLL。

    用于控制和校准可调滤波器的设备和方法

    公开(公告)号:CN114389576A

    公开(公告)日:2022-04-22

    申请号:CN202111148282.6

    申请日:2021-09-29

    Abstract: 提供用于控制和校准可调滤波器的设备和方法。在某些实施方案中,可调滤波器包括至少一个可控组件(例如可控电感器或可控电容器),其值改变或调整可调滤波器的中心频率。例如,可控组件可对应于可调滤波器的电感‑电容(LC)谐振器的可控电感器或可控电容器。可调滤波器还包括控制电路,该控制电路采用近似函数来估计用于实现由频率控制信号指示的期望中心频率的可控组件的值。

    用于收发机校准的装置和方法

    公开(公告)号:CN106803775B

    公开(公告)日:2020-10-16

    申请号:CN201611048733.8

    申请日:2016-11-24

    Abstract: 提供了用于收发机校准的装置和方法。在一些配置中,收发机包括发射通道和观察通道。该发射通道包括以第一或发射本机振荡器频率将发射信号上变频的发射混频器。该观察通道包括以偏离所述第一本机振荡器频率的第二或观察本机振荡器频率将来自发射通道的观察信号下变频的观察混频器。通过利用相对于发射通道的本机振荡器频率偏移的本机振荡器频率观察发射通道,观察通道能够观察到基本上独立于观察通道减损的发射通道减损。

    锁相环路相位同步的装置和方法

    公开(公告)号:CN107347006B

    公开(公告)日:2020-07-31

    申请号:CN201710309958.2

    申请日:2017-05-05

    Abstract: 提供了锁相环(PLL)相位同步的装置和方法。在某些配置中,RF通信系统包括产生一个或多个输出时钟信号的PLL和同步PLL相位的相位同步电路。相位同步电路包括采样电路,其通过基于参考时钟信号的定时对一个或多个输出时钟信号进行采样而产生采样。此外,相位同步电路包括相位差计算电路,其基于采样以及表示PLL的相位的跟踪数字相位信号而产生相位差信号。相位同步电路还包括相位调整控制电路,其基于相位差信号向PLL提供相位调整,以同步PLL。

    用于传输数据路径的DC检测器

    公开(公告)号:CN114070323A

    公开(公告)日:2022-02-18

    申请号:CN202110883589.4

    申请日:2021-08-03

    Abstract: 本公开涉及用于传输数据路径的DC检测器。带有DC检测电路的发射器,可以控制发射器的操作器何时启动。在传输数据时,传输路径中混频器引入的音调被数据信号隐藏,对传输路径的影响最小。然而,当没有数据时,音调会引起不希望的噪音。调制器可发出超出该发射器带宽的音调或噪音。由于数据可以隐藏音调,因此可只有在有DC信号时才需要DSM。通过仅在检测到DC信号时激活DSM,可以减少由调制器引入的额外功率,同时消除带内噪声。

    用于传输数据路径的DC检测器

    公开(公告)号:CN114070323B

    公开(公告)日:2025-04-11

    申请号:CN202110883589.4

    申请日:2021-08-03

    Abstract: 本公开涉及用于传输数据路径的DC检测器。带有DC检测电路的发射器,可以控制发射器的操作器何时启动。在传输数据时,传输路径中混频器引入的音调被数据信号隐藏,对传输路径的影响最小。然而,当没有数据时,音调会引起不希望的噪音。调制器可发出超出该发射器带宽的音调或噪音。由于数据可以隐藏音调,因此可只有在有DC信号时才需要DSM。通过仅在检测到DC信号时激活DSM,可以减少由调制器引入的额外功率,同时消除带内噪声。

    分布式处理系统
    10.
    发明授权

    公开(公告)号:CN111971653B

    公开(公告)日:2024-05-10

    申请号:CN201980022802.3

    申请日:2019-03-25

    Abstract: 本公开涉及一种用于配置多个处理信道的分布式处理系统。分布式处理系统包括主处理器,例如ARM处理器,可通信地耦合到多个协处理器,例如流处理器。协处理器可以彼此并行执行指令并中断ARM处理器。较长的等待时间指令可以由主处理器执行,而较低的等待时间指令可以由协处理器执行。可以在分布式处理系统中触发流的几种方法。在实施方案中,分布式处理系统是流处理器系统,包括ARM处理器和配置为访问不同寄存器集的流处理器。流处理器可以在各自的发送和接收信道中包括主流处理器和流处理器。流处理器系统可以在无线电系统中实现,以配置无线电以进行操作。

Patent Agency Ranking