-
公开(公告)号:CN104317766B
公开(公告)日:2017-09-29
申请号:CN201410571509.1
申请日:2009-10-27
Applicant: 美国莱迪思半导体公司
CPC classification number: G11C7/1075 , G06F11/141 , G06F11/1443 , G06F13/1663 , G06F13/4234 , G11C5/066 , Y02D10/14 , Y02D10/151
Abstract: 揭示了一种用于减少存储器等待时间的方法、装置和系统。在一个实施例中,主机计算机系统和存储器之间的数据在多个时间间隔经由存储器处的端口或一组端口通信,其中主机计算机耦合至存储器。另外,与数据相关联的命令在单个时间间隔经由端口或一组端口在主机计算机系统和存储器之间通信。
-
公开(公告)号:CN103257702B
公开(公告)日:2016-11-23
申请号:CN201310175054.7
申请日:2008-03-21
Applicant: 美国莱迪思半导体公司
CPC classification number: G06F1/3275 , G06F1/3225 , G11C7/1075 , G11C7/22 , Y02D10/14 , Y02D50/20
Abstract: 提供了一种多端口存储器设备的渐进功率控制,用于渐进地降低串行存储器设备的功耗的方法和系统,称为功率控制系统。该功率控制系统监控多端口串行存储器的端口,从而可基于每个端口来启用和停用它们。当端口上没有发送或接收数据时,采取一系列步骤来渐进地对该端口的各部分减少供电,从而使该端口进入低功率状态。通过停用某些端口和将端口置于低功率状态,显著减少了串行端口存储器的总功耗。
-
公开(公告)号:CN101641866B
公开(公告)日:2016-08-31
申请号:CN200880009120.0
申请日:2008-03-21
Applicant: 美国莱迪思半导体公司
Inventor: 李东润
IPC: H03L7/06
CPC classification number: G06F1/324 , G06F1/3215 , Y02D10/126 , Y02D50/20
Abstract: 提供了一种用于提供具有降低的功耗的时钟信号的方法和系统,称为混合时钟系统。该混合时钟系统使用PLL用于高速数据传送,但提供节能模式用于传送数据同时消耗较少功率。在正常模式下,混合时钟系统包括驱动PLL的在低频下工作的基准时钟。PLL使基准时钟频率倍增至更高的频率,并将该时钟信号提供给数据传送电路。在节能模式下,该混合时钟系统关闭PLL并将基准时钟直接连接至数据传送电路。
-
-