交错式模数转换器增益校准
    1.
    发明公开

    公开(公告)号:CN116420311A

    公开(公告)日:2023-07-11

    申请号:CN202180074776.6

    申请日:2021-11-04

    Abstract: 集成电路可以包括满量程参考生成电路,该满量程参考生成电路校正交错式模数转换器(ADC)的集合的增益或满量程的变化。值得注意的是,满量程参考生成电路可以为给定的交错式ADC提供给定的满量程或参考设置,其中给定的满量程设置与预定义或固定分量和可变分量(其可以指定用于给定的满量程的给定的满量程校正)对应。例如,满量程参考生成电路可以包括满量程参考生成器复制电路,该满量程参考生成器复制电路输出与固定分量对应的固定电流。此外,满量程参考生成电路可以包括满量程参考生成器电路,该满量程参考生成器电路至少部分地基于固定电流和可变电流输出与给定的满量程设置对应的第一电压,该可变电流至少部分地指定给定的满量程校正。

    跨越多个物理通道的ADC数据速率的配置

    公开(公告)号:CN116530020A

    公开(公告)日:2023-08-01

    申请号:CN202180077946.6

    申请日:2021-11-16

    Abstract: 一种集成电路,包括N个单位模数转换器(ADC)的集合,该N个单位ADC的集合具有通用体系架构并且提供聚合数据速率。而且,该集成电路包括选择N个单位ADC的集合的子集的控制逻辑,以便实现不同数据速率的子ADC,每个数据速率可以是N个单位ADC的聚合数据速率的N倍的倒数的任意整数倍。此外,控制逻辑可以动态地即时或逐帧选择子集。这种动态选择可以在引导时间和/或运行时间发生。此外,给定的不同数据速率可以与集成电路中的多相时钟的一个或多个相位对应,其中多相时钟可以包括与多个可能子集对应的多个相位,并且给定的选择的子集可以不是使用所有可用的相位。

    稳定的低功率模数转换器基准电压

    公开(公告)号:CN116848787A

    公开(公告)日:2023-10-03

    申请号:CN202180093558.7

    申请日:2021-12-20

    Abstract: 描述了一种执行模数转换的转换电路。在操作期间,转换电路接收输入信号。然后,转换电路执行模数转换,并且至少部分地基于转换电路的第一电源电压和第二电源电压来提供对应于输入信号的量化输出。例如,量化输出可以至少部分地基于输入信号与第一电源电压和第二电源电压的比较。此外,第一电源电压和第二电源电压可以指定转换电路的满量程范围。当满量程范围超过与不同于第一电源电压和第二电源电压的基准电压相关联的第二满量程范围时,量化输出可以对应于数量比满量程范围等于第二满量程范围时大的比特。

    逐次逼近寄存器模数转换器定时校准

    公开(公告)号:CN116458067A

    公开(公告)日:2023-07-18

    申请号:CN202180074768.1

    申请日:2021-11-04

    Abstract: 描述了一种模数转换器(ADC)。这种ADC包括具有多个位转换电路的转换电路。在操作期间,ADC可以接收输入信号。然后,转换电路可以使用位转换电路异步地执行输入信号的逐次逼近寄存器(SAR)模数转换,其中位转换电路提供输入信号的量化表示。例如,位转换电路可以异步且顺序地执行SAR模数转换以确定输入信号的量化表示中的不同位。而且,ADC可以选择性地执行位转换电路的全局延迟的自校准。注意的是,定时自校准可以是迭代的并且受到最大转换时间小于目标转换时间的约束。

Patent Agency Ranking