两步式模数转换电路、模数转换器及电子设备

    公开(公告)号:CN117938170A

    公开(公告)日:2024-04-26

    申请号:CN202410095204.1

    申请日:2024-01-23

    Applicant: 北京大学

    Abstract: 本发明提供了一种两步式模数转换电路、模数转换器以及电子设备,涉及集成电路领域。快闪式模数转换器利用电阻串辅助模块对输入电压进行粗量化,得到目标数字值中的高M位数字值以及产生温度计码值,并将高M位数字值传输至数字误差校正器,将温度计码值传输至逐次逼近模数转换器。逐次逼近模数转换器基于温度计码值确定粗量化后的余量,并结合电阻串辅助模块共同对余量进行细量化,得到目标数字值中的中L位数字值和低S位数字值,并传输至数字误差校正器。数字误差校正器对高M位数字值、中L位数字值和低S位数字值进行数字码对齐,输出对应差分输入电压的目标数字值。本发明在简化电路的同时降低功耗,提高CDAC的线性度,具有高精度的优势。

    流水线模数转换器及收发芯片

    公开(公告)号:CN112600559B

    公开(公告)日:2024-03-19

    申请号:CN202011394280.0

    申请日:2020-12-02

    Abstract: 一种流水线模数转换器及收发芯片,初始量化电路对输入信号进行1倍的放大以输出初始输出信号,根据初始参考电平对输入信号进行量化以输出初始量化信号;第1个中间量化电路和第i+1个中间量化电路为根据上一级的量化信号对上一级的输出信号进行量化以输出第1中间量化信号或第i+1中间量化信号,并根据上一级的量化信号对上一级的输出信号进行运算以输出第1输出信号或第i+1输出信号;i为小于n的自然数;末端量化电路根据第n中间量化信号生成末端参考电平,根据末端参考电平对第n输出信号进行量化以输出末端量化信号;延迟对准电路对初始量化信号、n个中间量化信号以及末端量化信号进行延时对准和错位相加并输出总量化信号;提高了比较的精度。

    逐次逼近寄存器模数转换器定时校准

    公开(公告)号:CN116458067A

    公开(公告)日:2023-07-18

    申请号:CN202180074768.1

    申请日:2021-11-04

    Abstract: 描述了一种模数转换器(ADC)。这种ADC包括具有多个位转换电路的转换电路。在操作期间,ADC可以接收输入信号。然后,转换电路可以使用位转换电路异步地执行输入信号的逐次逼近寄存器(SAR)模数转换,其中位转换电路提供输入信号的量化表示。例如,位转换电路可以异步且顺序地执行SAR模数转换以确定输入信号的量化表示中的不同位。而且,ADC可以选择性地执行位转换电路的全局延迟的自校准。注意的是,定时自校准可以是迭代的并且受到最大转换时间小于目标转换时间的约束。

    基于TIADC复合输出的全数字校准结构及其校准方法

    公开(公告)号:CN113346902B

    公开(公告)日:2023-04-07

    申请号:CN202110666121.X

    申请日:2021-06-16

    Abstract: 本发明公开了一种基于TIADC复合输出的全数字校准结构及其校准方法,该全数字校准结构包括:数据复合模块、误差补偿模块、误差估计模块;其中,数据复合模块对外部输入的模拟信号x进行数据转换处理,得到第n次采样的m个通道的输出信号;误差补偿模块对复合输出信号y(n)求导得到导数值y′(n)后,根据误差估计模块反馈的第n‑m次采样的失调误差估计值增益误差估计值和时间误差估计值对复合输出信号y(n)进行误差补偿得到补偿输出信号并传递给误差估计模块;同时作为TIADC在第n次采样的最终输出。本发明能以较低的硬件消耗完成能适用于任意通道的TIADC系统校准,从而能够校准任意Nyquist频带的信号,并能对失配误差进行高效的补偿。

    应用于GS/s流水线ADC推挽输出级驱动的MDAC

    公开(公告)号:CN112152627B

    公开(公告)日:2023-02-24

    申请号:CN202010864749.6

    申请日:2020-08-25

    Abstract: 本发明实施例提供的一种应用于GS/s流水线ADC推挽输出级作驱动的高速MDAC,通过在运放输出端与流水线ADC第二级之间加入推挽输出级,推挽输出级电路的加入隔离了运放与流水线ADC第二级采样电容,从而减小了运放所驱动的负载电容。此外推挽输出级电路本身具有高容性负载驱动能力的特点,所以推挽输出级电路可以将运放传递来的余差信号快速建立在流水线ADC第二级采样电容上。相较于传统的运放直接连接流水线第二级的采样电容的结构,本发明缩短了整体MDAC的建立时间,实现了高速MDAC。

    模拟/数字转换装置及其控制方法

    公开(公告)号:CN108702156B

    公开(公告)日:2021-12-17

    申请号:CN201680082550.X

    申请日:2016-11-25

    Inventor: 古田善工

    Abstract: 本发明提供一种对电平不同的模拟信号使用不同的模拟/数字转换电路进行模拟/数字转换的模拟/数字转换装置及其控制方法。在模拟信号(Vsig)高于阈值的情况下,第1切换开关(15)的输出端子(S1)被导通。模拟信号(Vsig)在单斜率型模拟/数字转换电路(11)中转换为数字数据。在模拟信号(Vsig)低于阈值的情况下,第1切换开关(15)的输出端子(S2)被导通。在将高于阈值的模拟信号(Vsig)转换为数字数据的精度比单斜率型模拟/数字转换电路的精度低的混合型模拟/数字转换电路(12)中,模拟信号(Vsig)转换为数字数据。

    一种电容分段结构逐次逼近型模数转换器

    公开(公告)号:CN108155909B

    公开(公告)日:2021-09-24

    申请号:CN201711155620.2

    申请日:2017-11-20

    Inventor: 周泱

    Abstract: 本发明属于集成电路设计领域,具体涉及一种电容分段结构逐次逼近型模数转换器,包括连接在比较器的输入端上的数模转换器,数模转换器包括常规电容结构的高位电容阵列和低位电容阵列,高位电容阵列连接在比较器的输入端上,低位电容阵列通过桥电容Cs连接在比较器的输入端上,比较器的输出端连接逐次逼近寄存器及控制电路,桥电容Cs由多个单位电容C构成,还包括设置在低位电容阵列上的、与桥电容Cs相对应的对地电容Cg,对地电容Cg的容量能够与桥电容Cs的容量进行匹配校正。本发明所提供的电容分段结构逐次逼近型模数转换器能够提高电容分段结构SAR ADC的匹配精度,改善DNL/INL性能,并防止比较器输入端的电压超过电源电压的范围。

    一种基于数模混合信号的TIADC系统校准方法

    公开(公告)号:CN108471313B

    公开(公告)日:2021-07-02

    申请号:CN201810198357.3

    申请日:2018-03-12

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于数模混合信号的TIADC系统校准方法,包括:对通道间失调和增益失配进行校准,包括:对于失调和增益失配分别得到待校准通道输出和参考通道输出;采用LMS迭代算法分别收敛得到对于失调误差系数和增益失配系数的估算,及分别减去获得待校准通道的输出;对采样时刻失配进行校准,包括:先校准与参考通道相差相位的通道,计算出该通道时间误差,以计算出的互相关函数差值的平均值作为时间误差估计值,提取输入信号在电压域完成校准;利用改进的LMS迭代式,得出其余通道的采样时刻失配误差,及计算以进行补偿完成校准。本发明有效提高了TIADC的SNR、SFDR等系统动态指标,同时具备较低的计算复杂度和硬件开销,易于集成。

    流水线模数转换器及收发芯片

    公开(公告)号:CN112600559A

    公开(公告)日:2021-04-02

    申请号:CN202011394280.0

    申请日:2020-12-02

    Abstract: 一种流水线模数转换器及收发芯片,初始量化电路对输入信号进行1倍的放大以输出初始输出信号,根据初始参考电平对输入信号进行量化以输出初始量化信号;第1个中间量化电路和第i+1个中间量化电路为根据上一级的量化信号对上一级的输出信号进行量化以输出第1中间量化信号或第i+1中间量化信号,并根据上一级的量化信号对上一级的输出信号进行运算以输出第1输出信号或第i+1输出信号;i为小于n的自然数;末端量化电路根据第n中间量化信号生成末端参考电平,根据末端参考电平对第n输出信号进行量化以输出末端量化信号;延迟对准电路对初始量化信号、n个中间量化信号以及末端量化信号进行延时对准和错位相加并输出总量化信号;提高了比较的精度。

Patent Agency Ranking