-
公开(公告)号:CN110245107A
公开(公告)日:2019-09-17
申请号:CN201910104256.X
申请日:2019-02-01
Applicant: 英特尔公司
Inventor: L·帕普 , R·D·阿德勒 , A·K·斯里瓦斯塔瓦 , A·阿南塔拉曼
IPC: G06F15/173
Abstract: 在一个实施例中,一种装置包括:加速器,其用于执行指令;加速器请求解码器,其耦合到加速器以执行对来自加速器的请求的第一级解码,并且基于第一级解码来指引请求,加速器请求解码器包括存储器映射,用于识别与本地存储器相关联的第一地址范围和与系统存储器相关联的第二地址范围;以及非相干请求路由器,其耦合到加速器请求解码器以接收来自加速器请求解码器的非相干请求,并且执行对非相干请求的第二级解码,非相干请求路由器用于将第一非相干请求路由至第一管芯的边带路由器,并且将第二非相干请求指引至计算管芯。描述并要求保护其他实施例。