-
公开(公告)号:CN103109507B
公开(公告)日:2018-11-23
申请号:CN201180046141.1
申请日:2011-09-23
Applicant: 英特尔公司
CPC classification number: G06F13/36 , G06F13/4072 , G06F13/4291 , H04L12/00 , H04L12/40052 , H04L12/4013 , H04L12/40136
Abstract: 一种用以使通信链路静态地和/或动态地适配平台上的它们的单独链路状况的方法和系统。通信耦合的装置具有逻辑,该逻辑用以至少部分地基于接收自相应的一个或多个通信链路的数据型式的相应度量,来使相应的一个或多个通信链路的一个或多个设置适配另一个装置。在本发明的一个实施例中,平台中的通信耦合的装置具有反向信道,以允许反馈或信息从一个接收装置发送到发射装置。
-
公开(公告)号:CN102959639B
公开(公告)日:2016-08-24
申请号:CN201180031921.9
申请日:2011-06-20
Applicant: 英特尔公司
CPC classification number: G06F11/0793 , G06F11/073 , G06F13/1689 , G11C2207/2254
Abstract: 本文描述了用于经由存储器的误差信号训练存储器信号的方法和装置。该方法包括从存储器控制器传送命令-地址(C/A)信号到存储器模块;通过存储器控制器,经由来自存储器模块的误差引脚的误差信号来确定存储器模块中的误差,该误差与传送到存储器模块的C/A信号相关联;以及响应于确定存储器模块中的误差,通过存储器控制器修改C/A信号,其中误差引脚是存储器模块的奇偶校验误差引脚,并且其中存储器模块包括双倍数据率4(DDR4)接口。
-
公开(公告)号:CN103109507A
公开(公告)日:2013-05-15
申请号:CN201180046141.1
申请日:2011-09-23
Applicant: 英特尔公司
CPC classification number: G06F13/36 , G06F13/4072 , G06F13/4291 , H04L12/00 , H04L12/40052 , H04L12/4013 , H04L12/40136
Abstract: 一种用以使通信链路静态地和/或动态地适配平台上的它们的单独链路状况的方法和系统。通信耦合的装置具有逻辑,该逻辑用以至少部分地基于接收自相应的一个或多个通信链路的数据型式的相应度量,来使相应的一个或多个通信链路的一个或多个设置适配另一个装置。在本发明的一个实施例中,平台中的通信耦合的装置具有反向信道,以允许反馈或信息从一个接收装置发送到发射装置。
-
公开(公告)号:CN102959639A
公开(公告)日:2013-03-06
申请号:CN201180031921.9
申请日:2011-06-20
Applicant: 英特尔公司
CPC classification number: G06F11/0793 , G06F11/073 , G06F13/1689 , G11C2207/2254
Abstract: 本文描述了用于经由存储器的误差信号训练存储器信号的方法和装置。该方法包括从存储器控制器传送命令-地址(C/A)信号到存储器模块;通过存储器控制器,经由来自存储器模块的误差引脚的误差信号来确定存储器模块中的误差,该误差与传送到存储器模块的C/A信号相关联;以及响应于确定存储器模块中的误差,通过存储器控制器修改C/A信号,其中误差引脚是存储器模块的奇偶校验误差引脚,并且其中存储器模块包括双倍数据率4(DDR4)接口。
-
-
-