-
公开(公告)号:CN103907404B
公开(公告)日:2017-05-10
申请号:CN201280053514.2
申请日:2012-10-26
Applicant: 苹果公司
CPC classification number: H05K1/0218 , H05K3/284 , H05K2201/0317 , H05K2201/09618 , H05K2201/09872 , H05K2201/09909 , H05K2201/10371 , H05K2201/2018 , Y10T29/4913 , Y10T29/49146
Abstract: 本发明公开了用于制造具有电磁干扰(EMI)屏蔽且相对于常规框架和屏蔽方法还具有减小体积的印刷电路板(PCB)的方法和设备。一些实施例包括通过如下方式制造PCB:将集成电路安装到PCB,利用若干接地通孔勾勒出与集成电路对应的区域,在PCB之上选择性地施加绝缘层,使得暴露接地通孔的至少一个,并在PCB之上选择性地施加导电层,使得导电层覆盖集成电路的至少一部分,并且使得导电层耦合到暴露的接地通孔中的至少一个。
-
公开(公告)号:CN103907404A
公开(公告)日:2014-07-02
申请号:CN201280053514.2
申请日:2012-10-26
Applicant: 苹果公司
CPC classification number: H05K1/0218 , H05K3/284 , H05K2201/0317 , H05K2201/09618 , H05K2201/09872 , H05K2201/09909 , H05K2201/10371 , H05K2201/2018 , Y10T29/4913 , Y10T29/49146
Abstract: 本发明公开了用于制造具有电磁干扰(EMI)屏蔽且相对于常规框架和屏蔽方法还具有减小体积的印刷电路板(PCB)的方法和设备。一些实施例包括通过如下方式制造PCB:将集成电路安装到PCB,利用若干接地通孔勾勒出与集成电路对应的区域,在PCB之上选择性地施加绝缘层,使得暴露接地通孔的至少一个,并在PCB之上选择性地施加导电层,使得导电层覆盖集成电路的至少一部分,并且使得导电层耦合到暴露的接地通孔中的至少一个。
-