-
公开(公告)号:CN111628772B
公开(公告)日:2023-09-29
申请号:CN202010402526.8
申请日:2020-05-13
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种高速高精度时间域模数转换器,包括:Flash模块(1),用于产生参考电压;VTC模块(2),连接所述Flash模块(1),用于对输入电压信号VIN进行采样并根据所述参考电压对所述输入电压信号VIN进行处理,得到第一时间信号;内插模块(3),连接所述VTC模块(2),用于细分所述第一时间信号,得到第二时间信号;时间域比较器模块(4),连接所述内插模块(3),用于对所述第二时间信号进行比较并输出温度计码;数字译码模块(5),连接所述时间域比较器模块(4),用于将所述温度计码转换成二进制码并输出。本发明提供的时间域模数转换器提高了ADC的速度降低了功耗,并且使得速度和功耗可控。
-
公开(公告)号:CN112152627A
公开(公告)日:2020-12-29
申请号:CN202010864749.6
申请日:2020-08-25
Applicant: 西安电子科技大学
IPC: H03M1/14
Abstract: 本发明实施例提供的一种应用于GS/s流水线ADC推挽输出级作驱动的高速MDAC,通过在运放输出端与流水线ADC第二级之间加入推挽输出级,推挽输出级电路的加入隔离了运放与流水线ADC第二级采样电容,从而减小了运放所驱动的负载电容。此外推挽输出级电路本身具有高容性负载驱动能力的特点,所以推挽输出级电路可以将运放传递来的余差信号快速建立在流水线ADC第二级采样电容上。相较于传统的运放直接连接流水线第二级的采样电容的结构,本发明缩短了整体MDAC的建立时间,实现了高速MDAC。
-
公开(公告)号:CN112653468B
公开(公告)日:2023-05-26
申请号:CN202011475674.9
申请日:2020-12-15
Applicant: 西安电子科技大学
IPC: H03M1/46
Abstract: 本发明公开了一种基于级间缓冲隔离的新型时序流水线ADC,包括新时序产生电路,用于产生流水线ADC的前级时钟、后级时钟,前级时钟、后级时钟中采样相位与残差放大建立相位分配的时间比为1:a;流水线前级电路,用于根据前级时钟对输入信号进行采样、放大处理得到残差信号;缓冲隔离电路,用于对残差信号进行隔离处理得到残差隔离信号;流水线后级电路,用于根据后级时钟对残差隔离信号进行采样、放大处理得到输出信号。本发明采用了一种新型工作时序,由于为残差放大建立分配了更多的时间,因而提升了流水线前级电路、流水线后级电路的工作速度,进而提升了整个流水线ADC的转换速率。
-
公开(公告)号:CN112653468A
公开(公告)日:2021-04-13
申请号:CN202011475674.9
申请日:2020-12-15
Applicant: 西安电子科技大学
IPC: H03M1/46
Abstract: 本发明公开了一种基于级间缓冲隔离的新型时序流水线ADC,包括新时序产生电路,用于产生流水线ADC的前级时钟、后级时钟,前级时钟、后级时钟中采样相位与残差放大建立相位分配的时间比为1:a;流水线前级电路,用于根据前级时钟对输入信号进行采样、放大处理得到残差信号;缓冲隔离电路,用于对残差信号进行隔离处理得到残差隔离信号;流水线后级电路,用于根据后级时钟对残差隔离信号进行采样、放大处理得到输出信号。本发明采用了一种新型工作时序,由于为残差放大建立分配了更多的时间,因而提升了流水线前级电路、流水线后级电路的工作速度,进而提升了整个流水线ADC的转换速率。
-
公开(公告)号:CN111628772A
公开(公告)日:2020-09-04
申请号:CN202010402526.8
申请日:2020-05-13
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种高速高精度时间域模数转换器,包括:Flash模块(1),用于产生参考电压;VTC模块(2),连接所述Flash模块(1),用于对输入电压信号VIN进行采样并根据所述参考电压对所述输入电压信号VIN进行处理,得到第一时间信号;内插模块(3),连接所述VTC模块(2),用于细分所述第一时间信号,得到第二时间信号;时间域比较器模块(4),连接所述内插模块(3),用于对所述第二时间信号进行比较并输出温度计码;数字译码模块(5),连接所述时间域比较器模块(4),用于将所述温度计码转换成二进制码并输出。本发明提供的时间域模数转换器提高了ADC的速度降低了功耗,并且使得速度和功耗可控。
-
公开(公告)号:CN112152627B
公开(公告)日:2023-02-24
申请号:CN202010864749.6
申请日:2020-08-25
Applicant: 西安电子科技大学
IPC: H03M1/14
Abstract: 本发明实施例提供的一种应用于GS/s流水线ADC推挽输出级作驱动的高速MDAC,通过在运放输出端与流水线ADC第二级之间加入推挽输出级,推挽输出级电路的加入隔离了运放与流水线ADC第二级采样电容,从而减小了运放所驱动的负载电容。此外推挽输出级电路本身具有高容性负载驱动能力的特点,所以推挽输出级电路可以将运放传递来的余差信号快速建立在流水线ADC第二级采样电容上。相较于传统的运放直接连接流水线第二级的采样电容的结构,本发明缩短了整体MDAC的建立时间,实现了高速MDAC。
-
公开(公告)号:CN110350880A
公开(公告)日:2019-10-18
申请号:CN201910576998.2
申请日:2019-06-28
Applicant: 西安电子科技大学
Abstract: 本发明属于集成电路领域,具体涉及一种新型超宽带运算放大器,包括:差分信号输出端、推挽反相放大器和自举增益放大器;推挽反相放大器与差分输入端连接;自举增益放大器与推挽反相放大器的输出端连接。本发明采用的是差分输入端、推挽反相放大器、自举增益放大器,传统的差分输入可以抑制共模噪声的影响,推挽反相放大器可以实现全摆幅输出,为下一级提供更高的输入摆幅,并且该结构还有带宽大的优点,组成两级运放更容易使次极点与主极点远离,可以避免补偿电路的使用,最大化的利用带宽;本申请中使用的自举增益放大器扩展了运放的带宽、降低了功耗、减小了偏置电路、节省了芯片面积。
-
公开(公告)号:CN113534054B
公开(公告)日:2023-06-30
申请号:CN202110612328.9
申请日:2021-06-02
Applicant: 西安电子科技大学
Abstract: 本发明属于雷达信号处理技术领域,具体公开了一种基于同质杂波内容共享的改进雷达目标检测方法,采用传统3DT算法与基于多普勒谱的K均值聚类方法相结合的自适应滤波方法,降低了系统自由度,从而降低对独立同分布训练样本个数的需求。同时,针对不同的多普勒通道挑选不同的训练样本集并依次计算其聚类后各类杂波的协方差矩阵,使得杂波协方差矩阵的估计更加准确,从而提升了自适应滤波器的滤波性能,有效解决了高原杂波非均匀非平稳的问题,使杂波的抑制效果更显著。采用基于多普勒谱K均值聚类方法后的同质杂波样本作为当前待检测单元的参考单元,改善了传统CFAR选取参考单元的准则。
-
公开(公告)号:CN113534054A
公开(公告)日:2021-10-22
申请号:CN202110612328.9
申请日:2021-06-02
Applicant: 西安电子科技大学
Abstract: 本发明属于雷达信号处理技术领域,具体公开了一种基于同质杂波内容共享的改进雷达目标检测方法,采用传统3DT算法与基于多普勒谱的K均值聚类方法相结合的自适应滤波方法,降低了系统自由度,从而降低对独立同分布训练样本个数的需求。同时,针对不同的多普勒通道挑选不同的训练样本集并依次计算其聚类后各类杂波的协方差矩阵,使得杂波协方差矩阵的估计更加准确,从而提升了自适应滤波器的滤波性能,有效解决了高原杂波非均匀非平稳的问题,使杂波的抑制效果更显著。采用基于多普勒谱K均值聚类方法后的同质杂波样本作为当前待检测单元的参考单元,改善了传统CFAR选取参考单元的准则。
-
公开(公告)号:CN110212866A
公开(公告)日:2019-09-06
申请号:CN201910357478.2
申请日:2019-04-29
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种可驱动大负载电容的低功耗三级运算放大器,包括偏置电路、输入级电路、中间级电路、输出级电路和补偿电容,其中,偏置电路连接输入级电路,用于为输入级电路提供基准电压;输入级电路连接中间级电路,用于接收基准信号并放大;中间级电路连接输出级电路,用于接收输入级电路输出的信号并放大;输出级电路用于放大中间级电路输出的信号并驱动外部负载电路;补偿电容连接在输入级电路的输出与输出级电路的输出之间,用于对所述运算放大器进行频率补偿。该运算放大器为差分输入单端输出的三级运算放大器,利用MOS管在亚阈值区的工作特性实现低功耗,并解决了在亚阈值区工作的运放增益低的问题。
-
-
-
-
-
-
-
-
-