一种提高LFM系统传输速率的方法
    1.
    发明公开

    公开(公告)号:CN116232375A

    公开(公告)日:2023-06-06

    申请号:CN202310053024.2

    申请日:2023-02-03

    Abstract: 本发明涉及一种提高LFM系统传输速率的方法,属于无线通信技术领域,包括:假设二进制比特流,利用Gary映射,由索引比特确定调频斜率μ,再得到SSK‑CSS索引调制序列s(l),通过加性高斯白噪声信道得到接收信号r(l),再进行解啁啾操作,得到解啁啾信号r0(l):rW‑1(l),而后进行DFT操作、取模操作以及取最大值操作,得到最大值以及最大值对应的索引,通过比较最大值的大小,来确定发送端的调频斜率,从而译出索引比特的值。本发明基于斜移键控‑啁啾扩频索引调制来提升LFM系统的传输速率,并且给出了索引比特与调频斜率的映射关系,在大幅提升LFM系统的传输容量的同时性能损失不大。

    一种基于LFM技术的卫星物联网传输方法和系统

    公开(公告)号:CN113794662A

    公开(公告)日:2021-12-14

    申请号:CN202111079863.9

    申请日:2021-09-15

    Abstract: 本发明提供一种基于线性调频(LFM)技术的卫星物联网传输方法和系统。该方法包括:发送端将获取的多用户信息分别依次通过编码器和交织器进行处理得到码字;将码字分别进行Walsh直接序列扩频变换处理后进一步进行LFM调制处理得到调制序列,并将调制序列进行叠加处理得到混合调制序列并传输到接收端;接收端对接收到的数据信号进行解啁啾处理得到解啁啾信号,对解啁啾信号进行DFT,对获取的频域数据进行取模值运算、取平方、取最大值以及取对数操作,并进一步获取传输数据符号的解调LLR矩阵;基于获取的解调LLR矩阵与Walsh矩阵进行相关运算得到解扩软信息;并基于解扩软信息得到各用户信息的原始数据比特流。本发明有助于实现卫星物联网的多用户传输。

    一种基于LFM技术的卫星物联网传输方法和系统

    公开(公告)号:CN113794662B

    公开(公告)日:2022-06-17

    申请号:CN202111079863.9

    申请日:2021-09-15

    Abstract: 本发明提供一种基于线性调频(LFM)技术的卫星物联网传输方法和系统。该方法包括:发送端将获取的多用户信息分别依次通过编码器和交织器进行处理得到码字;将码字分别进行Walsh直接序列扩频变换处理后进一步进行LFM调制处理得到调制序列,并将调制序列进行叠加处理得到混合调制序列并传输到接收端;接收端对接收到的数据信号进行解啁啾处理得到解啁啾信号,对解啁啾信号进行DFT,对获取的频域数据进行取模值运算、取平方、取最大值以及取对数操作,并进一步获取传输数据符号的解调LLR矩阵;基于获取的解调LLR矩阵与Walsh矩阵进行相关运算得到解扩软信息;并基于解扩软信息得到各用户信息的原始数据比特流。本发明有助于实现卫星物联网的多用户传输。

    一种适用于非相干线性调频系统编码方案的选择方法

    公开(公告)号:CN115276899A

    公开(公告)日:2022-11-01

    申请号:CN202210505260.9

    申请日:2022-05-10

    Abstract: 本发明涉及一种适用于非相干线性调频系统编码方案的选择方法,包括根据非相干LFM系统的信道转移概率得到非相干LFM系统的理想度量;根据理想度量得到非相干LFM系统的信道容量;根据信道容量得到信噪比Eb/N0与Es/N0的换算关系;根据信噪比Eb/N0、信道容量、扩频因子确定系统码率需要满足的要求;根据系统码率得到最佳码率;级联非相干LFM系统,根据最佳码率从Hamming码、BCH码、RS码、Turbo码、LDGM码和LDPC码选出最佳编码方案。根据编码非相干LFM系统的信道容量与信噪比及编码码率之间的关系,仿真发现了不同扩频因子下该系统在码率接近于0.5时达到了相应的信噪比门限。

    一种适用于LFM调制系统的载波同步方法

    公开(公告)号:CN115022143A

    公开(公告)日:2022-09-06

    申请号:CN202210532660.9

    申请日:2022-05-16

    Abstract: 本发明提供的一种适用于LFM调制系统的载波同步方法,将数据帧经过解复用器分离成数据信号和导频信号,对接收的导频信号进行解啁啾操作以及去调制操作,接着将经解啁啾、去调制操作后的导频信号送到一个基于DFT的联合定时同步与频偏估计器中,从而得到一个关于时延和多普勒频移的联合偏移估计量,然后将这个联合偏移估计量补偿到经解啁啾后的接收数据信号中,得到补偿后的数据信号,之后可以将补偿后的数据信号送至改进软判决非相干解调器得到解调软信息,最后再将这些解调软信息送到解交织器和译码器中即可恢复出原始的数据比特流,从而实现在极低信噪比、大多普勒频移和传输实现下的可靠通信。

    一种提高译码器译码效率和吞吐量的LDPC译码器

    公开(公告)号:CN115580309A

    公开(公告)日:2023-01-06

    申请号:CN202211160637.8

    申请日:2022-09-22

    Abstract: 本发明公开了一种提高译码器译码效率和吞吐量的LDPC译码器,涉及通信技术领域,本发明的系统通过将传入的LLR和C2V消息分两路并行,分别计算第一个CPM的更新LLR值和第二个CPM的新旧C2V消息的差值,并将结果累加,最终在一次循环中完成对行重为2的循环矩阵的LLR值的更新,提高译码效率;实现译码器流水操作,在时钟频率保持不变的情况下提高译码器吞吐量;在CCSDS标准下的7/8码率LDPC译码器系统能够提高一倍的译码效率,实现层与层之间读写的流水操作,减少RAM资源的使用,在时钟频率保持不变的同时,提高译码器近似两倍吞吐量。

    一种适用于多径信道的叠加编码超奈奎斯特传输方法

    公开(公告)号:CN118199795A

    公开(公告)日:2024-06-14

    申请号:CN202410224319.6

    申请日:2024-02-29

    Abstract: 本发明公开一种适用于多径信道的叠加编码超奈奎斯特传输方法,包括:在发送端将信源比特进行串并转换,将各层数据独立进行编码得到码字并进行非等功率映射后得到符号序列;将符号序列进行上采样和脉冲成型得到FTN信号;FTN信号经过多径瑞利衰落信道模型后,得到接收信号;接收端对接收信号进行匹配滤波,得到离散采样值;对匹配滤波后的离散采样值进行多径干扰估计以及同一径的多层干扰估计;基于干扰估计,采用BCJR算法对FTN信号逐层进行检测。本发明可以有效的获得多径分集增益,同时,其接收端采用多级译码和逐次干扰抵消算法,可以显著降低接收端的检测复杂度。

    一种FTN技术与MIMO系统结合的通信方法以及系统

    公开(公告)号:CN116827391A

    公开(公告)日:2023-09-29

    申请号:CN202310723491.1

    申请日:2023-06-19

    Abstract: 本发明公开一种FTN技术与MIMO系统结合的通信方法以及系统,包括:通过发送端将待传输数据进行串并转换,得到比特流;再将所述比特流进行编码映射,得到符号序列;最后将所述符号序列进行上采样和脉冲成型,得到FTN信号;将所述FTN信号通过MIMO衰落信道传输给接收端;所述接收端对收到的信号进行匹配滤波,得到离散采样值,再对所述离散采样值进行MIMO信号检测,得到发送信号估计值;当所述发送信号估计值为FTN信号的估计值时,对收到的每一路信号进行FTN检测,得到比特信息;将所述比特信息进行比特判决,以获得所述待传输数据的译码。本发明通过将FTN技术与MIMO系统的结合,提升了频谱效率。

    一种消除等待周期的QC-LDPC改进译码器

    公开(公告)号:CN115714603A

    公开(公告)日:2023-02-24

    申请号:CN202211448382.5

    申请日:2022-11-18

    Abstract: 本发明涉及一种消除等待周期的QC‑LDPC改进译码器,属于通信技术领域,包括后验消息存储模块、‑C2V FIFO、C2V_RAM、V2C_signs FIFO、置换模块、计算模块、FIFO缓存模块、C2V消息恢复模块和逆置换模块,所述后验消息存储模块包括llr_ram_0和llr_ram_1两个真实双端口RAM。本发明降低了计算复杂度,无需标志信号的计算、存储,提升了系统的灵活性,同时又能消除等待周期,提升系统的吞吐量;运用两个真实双端口RAM对初始信道信息与更新的节点后验概率信息进行乒乓存取,可以节省帧与帧间初始信道消息缓存时间,进一步提升系统吞吐量,具有良好的硬件利用率。

    一种基于早停机制的WB算法的硬件架构

    公开(公告)号:CN119543960A

    公开(公告)日:2025-02-28

    申请号:CN202410908221.2

    申请日:2024-07-08

    Abstract: 本发明涉及译码技术领域,尤指一种基于早停机制的WB算法的硬件架构,包括控制模块和处理单元,处理单元包括PE0处理单元阵列和PE1处理单元阵列,每个PE0包括3个寄存器、两个乘法器和一个加法器,每个PE1包含2个寄存器、两个乘法器和一个加法器,将差异值的计算与多项式更新并行进行,缩短硬件实现的关键路径长度,降低系统延时。实现差异值在上一轮迭代中完成计算,因此可以与多项式的更新并行进行,提升整个系统的主频。在硬件架构上可实现的频域变体FEPWB算法,在满足早停机制时可以提前停止计算,显著降低译码功耗。

Patent Agency Ranking