采样延时控制装置及变流器谐振抑制控制系统

    公开(公告)号:CN112310995A

    公开(公告)日:2021-02-02

    申请号:CN201910667947.0

    申请日:2019-07-23

    Abstract: 本发明涉及一种采样延时控制装置及变流器谐振抑制控制系统,属于变流器并网控制技术领域。采样延时控制装置包括:FPGA和CPU;FPGA内置时钟产生触发信号和数据更新信号,触发信号与数据更新信号周期相同,周期长度根据延时长度预定,且数据更新信号超前于触发信号;数据更新信号产生时,将采样数据存储到RAM中;触发信号用于发送给CPU;CPU接收到触发信号后,读取RAM中的采样数据。该装置在数据更新信号产生后,存储相应的采样数据,也即RAM中只存储更新信号产生后的采样数据,保证RAM中存储的采样数据的准确性,接着CPU接收触发信号后读取RAM中的采样数据,该采样数据即为对应延时下所需的采样数据,保证CPU读取采样数据的准确性。

    一种交直流混合微网接口变流器及控制方法

    公开(公告)号:CN113644643A

    公开(公告)日:2021-11-12

    申请号:CN202110831675.0

    申请日:2021-07-22

    Abstract: 本发明涉及一种交直流混合微网接口变流器及控制方法,交直流微网接口变流器包括主控单元、两个功率模块及交直流采样单元。该变流器交流侧通过隔离变接交流子网,并网模式下,直流侧接±375V直流电压,既可接储能、光伏等电源设备。又可以直接接相同电压等级的直流负载,不需要再经DC/DC变流器进行转换。在直流配网配电中有重要的工程实际应用价值,孤岛模式下,交直流混合微网接口变流器又可工作在交流电压源模式,通过直流子网上的光伏、储能等为交流子网提供能量。因此,该交直流混合微网接口变流器满足不同运行模式下的能量互济及交直流电源和负载的直接接入。在交直流配网配电中有重要的工程实际应用价值。

    一种超级电容储能装置环流测试系统及测试方法

    公开(公告)号:CN113640598A

    公开(公告)日:2021-11-12

    申请号:CN202110816960.5

    申请日:2021-07-20

    Abstract: 本发明涉及一种超级电容储能装置环流测试系统及测试方法,设计了超级电容储能装置环流测试系统,通过设置第一电容单元、第二电容单元,并将电容单元通过可控开关与双向变流器相互连接,模拟出城市轨道交通超级电容储能装置的电路拓扑,为超级电容储能装置环流测试提供了试验基础,并设计了全流程的测试方法,包括模拟现场列车刹车、启动等运行工况,以及大功率循环充放电测试的情况,可在非现场环境进行城市轨道交通超级电容储能装置模拟现场列车刹车、启动时的试验工况,进行大功率循环充放电测试,验证系统的充放电策略及装置稳定性。

    一种双向变流器控制方法及装置

    公开(公告)号:CN111490555A

    公开(公告)日:2020-08-04

    申请号:CN202010192132.4

    申请日:2020-03-18

    Abstract: 本发明公开了一种双向变流器控制方法及装置,双向变流器包括中央控制器和若干个模块控制器,中央控制器还与能量管理系统电连接,若干个模块控制器分别与若干个电池组对应连接;方法包括:获取若干个电池组的状态信息;获取若干个模块控制器相对应的功率单元的运行状态信息;获取能量管理系统的功率控制指令;依据若干个电池组的状态信息及与若干个模块控制器相对应的功率单元的运行状态信息,对能量管理系统的功率控制指令进行分配,得到若干个电池组的充放电控制指令。通过获取各电池组的状态信息识别及与若干个模块控制器相对应的功率单元的运行状态信息,实现对功率分配的精准控制,并依据各电池组状态信息对能量管理系统功率指令进行修正,确保各电池组达到SOC均衡,满足功率调节的需求。

    一种电力电子变流器的控制方法及装置

    公开(公告)号:CN110190734A

    公开(公告)日:2019-08-30

    申请号:CN201910523654.5

    申请日:2019-06-17

    Abstract: 本发明涉及一种电力电子变流器的控制方法及装置,采用外环和电流内环的双闭环控制,所述电流内环包括d轴电流内环和q轴电流内环;还包括电流指令交叉解耦控制环节:将d轴电流指令值经过第一比例调节系数,叠加至q轴电流内环的输出值上;将q轴电流指令值经过第二比例调节系数,叠加至d轴电流内环的输出值上。本发明将现有技术中的电流采样交叉解耦控制环节变换为电流指令交叉解耦控制环节,或者在电流指令交叉解耦控制环节的基础上再增加电流指令前馈环节,或者在电流采样交叉解耦控制环节的基础上再增加电流指令前馈环节,在保证稳态时系统的控制精度的前提下,提高了电流动态响应速度,动态效果较优,满足了系统对电流快速响应特性的需求。

    采样延时控制装置及变流器谐振抑制控制系统

    公开(公告)号:CN112310995B

    公开(公告)日:2022-11-29

    申请号:CN201910667947.0

    申请日:2019-07-23

    Abstract: 本发明涉及一种采样延时控制装置及变流器谐振抑制控制系统,属于变流器并网控制技术领域。采样延时控制装置包括:FPGA和CPU;FPGA内置时钟产生触发信号和数据更新信号,触发信号与数据更新信号周期相同,周期长度根据延时长度预定,且数据更新信号超前于触发信号;数据更新信号产生时,将采样数据存储到RAM中;触发信号用于发送给CPU;CPU接收到触发信号后,读取RAM中的采样数据。该装置在数据更新信号产生后,存储相应的采样数据,也即RAM中只存储更新信号产生后的采样数据,保证RAM中存储的采样数据的准确性,接着CPU接收触发信号后读取RAM中的采样数据,该采样数据即为对应延时下所需的采样数据,保证CPU读取采样数据的准确性。

Patent Agency Ranking