-
公开(公告)号:CN113839844A
公开(公告)日:2021-12-24
申请号:CN202110614490.4
申请日:2021-06-02
Applicant: 赛普拉斯半导体公司
Inventor: 宫前亨
IPC: H04L12/40
Abstract: 本发明涉及本地互连网络驱动器电路。公开了驱动器电路以及相应的方法和系统,该驱动器电路包括基于时钟信号在第一节点处生成线性变化的信号的信号生成电路以及接收线性变化的信号并将驱动信号输出至总线的输出晶体管。缓冲放大器耦接在第一节点与输出晶体管的栅极之间以禁用输出晶体管的栅极电容。驱动器电路还包括耦接在驱动器电路的第一节点与反馈节点之间的电容器,使得在电容器处出现米勒效应,并且在反馈节点处产生针对驱动信号的转换速率。
-
-
公开(公告)号:CN106794778A
公开(公告)日:2017-05-31
申请号:CN201680002922.3
申请日:2016-02-11
Applicant: 赛普拉斯半导体公司
Inventor: 宫前亨
CPC classification number: H02M3/158 , H02M2001/0022 , H02M2001/0054 , Y02B70/1491 , Y02T10/7258
Abstract: DC‑DC转换器包括接收电压输入的输入端P输入、并联连接在输入端P输入和接地之间的开关电路、从其输出转换电压的输出端P输出和控制器,该控制器通过将分别接通开关电路的控制信号输入到开关电路中的每个中来在预定周期中接通开关电路。
-
-
公开(公告)号:CN113659525A
公开(公告)日:2021-11-16
申请号:CN202110505267.6
申请日:2021-05-10
Applicant: 赛普拉斯半导体公司
Abstract: 本发明公开了用于总线接口装置的负电压保护。描述了总线接口总线。在总线上,第一逻辑状态由较高电压电平传达并且第二逻辑状态由较低电压电平传达。接口的输出级包括:功率晶体管,该功率晶体管被配置成将较低电压电平驱动至总线上以传达第二逻辑状态;以及在功率晶体管与总线之间的保护装置。保护装置在被导通时将功率晶体管耦接至总线以及在被关断时限制功率晶体管处的负电压偏移。接口的控制电路被配置成在总线电压高于较低电压电平时导通保护装置以及在总线电压处于较低电压电平或者低于较低电压电平时关断保护装置。
-
公开(公告)号:CN106794778B
公开(公告)日:2018-03-27
申请号:CN201680002922.3
申请日:2016-02-11
Applicant: 赛普拉斯半导体公司
Inventor: 宫前亨
CPC classification number: H02M3/158 , H02M2001/0022 , H02M2001/0054 , Y02B70/1491 , Y02T10/7258
Abstract: DC‑DC转换器包括接收电压输入的输入端P输入、并联连接在输入端P输入和接地之间的开关电路、从其输出转换电压的输出端P输出和控制器,该控制器通过将分别接通开关电路的控制信号输入到开关电路中的每个中来在预定周期中接通开关电路。
-
-
-
-
-