通信设备中的线头阻塞(HOLB)缓解

    公开(公告)号:CN107637033A

    公开(公告)日:2018-01-26

    申请号:CN201680027733.1

    申请日:2016-04-14

    CPC classification number: H04L47/6205 H04L47/623 H04L49/3027

    Abstract: 详细描述中所公开的诸方面包括通信设备中的线头阻塞(HOLB)缓解。由通信设备采用以供传送数据的输出队列易于受到HOLB的影响。就此而言,在一个方面,队列监视逻辑被配置成通过测量(诸)输出队列的(诸)深度并且将其与队列溢出阈值进行比较来检测HOLB。如果(诸)输出队列的(诸)深度超过队列溢出阈值,则(诸)对应的输入队列的(诸)队列权重被减小以减少数据流入(诸)输出队列,由此缓解(诸)输出队列中的HOLB。在另一个方面,队列监视逻辑被配置成通过将(诸)输出队列的(诸)深度与队列耗尽阈值进行比较来检测队列耗尽。通过缓解(诸)输出队列中的HOLB和数据挨饿,有可能优化(诸)输出队列以用较低的功耗来达成较高的吞吐量和数据完整性。

    基于硬件的转译后备缓冲器(TLB)失效

    公开(公告)号:CN108885588B

    公开(公告)日:2022-07-08

    申请号:CN201780016504.4

    申请日:2017-02-24

    Abstract: 公开了基于硬件的转译后备缓冲器(TLB)失效技术。主机系统被配置成与快速外围组件互连(PCIe)端点(EP)交换数据。作为硬件元件的存储器管理单元(MMU)被包括在主机系统中,以根据至少一个TLB提供地址转译。在一个方面,MMU被配置成响应于从PCIe EP接收到至少一个TLB失效命令而使至少一个TLB失效。在另一方面,PCIe EP被配置成确定需要使至少一个TLB失效,并且提供TLB失效命令以使至少一个TLB失效。通过在主机系统中实现基于硬件的TLB失效,可以减少TLB失效延迟,从而导致增加的数据吞吐量、降低的功耗和改善的用户体验。

    用于高速外围组件互连(PCIe)系统的内联密码引擎(ICE)

    公开(公告)号:CN108604214B

    公开(公告)日:2021-07-20

    申请号:CN201680080676.3

    申请日:2016-12-28

    Abstract: 详细描述中公开的诸方面包括用于高速外围组件互连(PCIe)的内联密码引擎(ICE)。就此而言,在一个方面,在主机系统中的PCIe根复合体(RC)中提供ICE。该PCIe RC被配置成从存储设备接收包括传输层分组(TLP)前缀的至少一个TLP。在非限制性示例中,该TLP前缀包括可由该ICE用于提供数据加密和解密的因事务而异的信息。通过在该PCIe RC中提供ICE以及在该TLP前缀中接收因事务而异的信息,遵循已建立的标准来加密和解密该PCIe RC中的数据是有可能的,由此确保在该PCIe RC与该存储设备之间的数据交换期间提供足够的保护。

    低功率PCIe
    6.
    发明公开

    公开(公告)号:CN111052101A

    公开(公告)日:2020-04-21

    申请号:CN201880057566.4

    申请日:2018-10-10

    Abstract: 一种用于低速的快速外围组件互连(PCI)(PCIe)系统而同时维持较低级物理层(PHY)引脚要求和较高层功能性两者的系统能够执行差分信令模式和单端信令模式两者以优化功率节省。一种装置包括适配成连接到快速外围组件互连(PCI)(PCIe)总线的集成电路(IC)。该IC包括控制块,该控制块针对PCIe总线在差分信令与单端信令之间进行选择。当为PCIe总线选择单端信令时,该单端信令是通过IC中耦合到该PCIe总线以用于差分信令的现有引脚来传送的。

    用于高速外围组件互连(PCIe)系统的内联密码引擎(ICE)

    公开(公告)号:CN108604214A

    公开(公告)日:2018-09-28

    申请号:CN201680080676.3

    申请日:2016-12-28

    Abstract: 详细描述中公开的诸方面包括用于高速外围组件互连(PCIe)的内联密码引擎(ICE)。就此而言,在一个方面,在主机系统中的PCIe根复合体(RC)中提供ICE。该PCIe RC被配置成从存储设备接收包括传输层分组(TLP)前缀的至少一个TLP。在非限制性示例中,该TLP前缀包括可由该ICE用于提供数据加密和解密的因事务而异的信息。通过在该PCIe RC中提供ICE以及在该TLP前缀中接收因事务而异的信息,遵循已建立的标准来加密和解密该PCIe RC中的数据是有可能的,由此确保在该PCIe RC与该存储设备之间的数据交换期间提供足够的保护。

    低功率PCIe
    8.
    发明授权

    公开(公告)号:CN111052101B

    公开(公告)日:2023-11-14

    申请号:CN201880057566.4

    申请日:2018-10-10

    Abstract: 一种用于低速的快速外围组件互连(PCI)(PCIe)系统而同时维持较低级物理层(PHY)引脚要求和较高层功能性两者的系统能够执行差分信令模式和单端信令模式两者以优化功率节省。一种装置包括适配成连接到快速外围组件互连(PCI)(PCIe)总线的集成电路(IC)。该IC包括控制块,该控制块针对PCIe总线在差分信令与单端信令之间进行选择。当为PCIe总线选择单端信令时,该单端信令是通过IC中耦合到该PCIe总线以用于差分信令的现有引脚来传送的。

Patent Agency Ranking