层叠陶瓷电子部件
    1.
    发明公开

    公开(公告)号:CN111199830A

    公开(公告)日:2020-05-26

    申请号:CN201911043372.1

    申请日:2019-10-30

    Abstract: 本发明提供能够薄型化的层叠陶瓷电容器等层叠陶瓷电子部件。层叠陶瓷电子部件(2)中,端子电极(6、8)具有覆盖用于引出内部电极层(12)的元件主体(4)的引出端(4a、4b)的端侧电极部(6a、8a)和与端侧电极部(6a、8a)连续地设置成覆盖元件主体(4)的与层叠方向垂直的上表面(4c)的一部分的上侧电极部(6b、8b),位于一对上侧电极部(6b、8b)之间的覆盖元件主体(4)的上表面(4c)的上表面覆盖层(18)以其表面与上侧电极部(6b、8b)的表面实质上齐平的方式紧贴于上表面,在层叠方向上位于上表面(4c)的相反侧的元件主体(4)的下表面(4d)实质上不存在端子电极(6、8)。

    层叠陶瓷电子部件及其制造方法

    公开(公告)号:CN111199829B

    公开(公告)日:2022-08-02

    申请号:CN201911042374.9

    申请日:2019-10-30

    Abstract: 本发明提供一种能够低背化,而且不容易破损的层叠陶瓷电容器等的层叠陶瓷电子部件及其制造方法。层叠陶瓷电子部件(2)具有:元件主体(4),其中内部电极层(10)和绝缘层(12)在层叠方向上交替地层叠;通孔电极(52),其从元件主体(4)的上表面进入元件主体(4)的内部,并连接到内部电极层(10);以及第一端子电极(6)和第二端子电极(8),其紧贴形成于元件主体(4)的上表面,并且连接于通孔电极(52)。通孔电极(52)以形成规定的空隙(54)的方式被埋入到形成于元件主体(4)的通孔(50)内。

    层叠陶瓷电子部件及其制造方法

    公开(公告)号:CN111199829A

    公开(公告)日:2020-05-26

    申请号:CN201911042374.9

    申请日:2019-10-30

    Abstract: 本发明提供一种能够低背化,而且不容易破损的层叠陶瓷电容器等的层叠陶瓷电子部件及其制造方法。层叠陶瓷电子部件(2)具有:元件主体(4),其中内部电极层(10)和绝缘层(12)在层叠方向上交替地层叠;通孔电极(52),其从元件主体(4)的上表面进入元件主体(4)的内部,并连接到内部电极层(10);以及第一端子电极(6)和第二端子电极(8),其紧贴形成于元件主体(4)的上表面,并且连接于通孔电极(52)。通孔电极(52)以形成规定的空隙(54)的方式被埋入到形成于元件主体(4)的通孔(50)内。

    层叠陶瓷电子元件
    4.
    发明公开

    公开(公告)号:CN111128549A

    公开(公告)日:2020-05-08

    申请号:CN201911043565.7

    申请日:2019-10-30

    Abstract: 本发明提供能够薄型化的层叠陶瓷电容器等的层叠陶瓷电子元件。本发明的层叠陶瓷电子元件(2)的端子电极(6、8)包括:覆盖内部电极层(12)被引出的元件主体(4)的引出端(4a、4b)的端侧电极部(6a、8a);和与端侧电极部(6a、8a)相连续而覆盖与元件主体(4)的层叠方向垂直的上表面(4c)的一部分的上侧电极部(6b、8b),端侧电极部(6a、8a)的外表面被端侧覆盖层(18b)覆盖,在层叠方向上位于与上表面(4c)相反一侧的元件主体(4)的下表面(4d)实质上不存在端子电极(6、8)。

    叠层电容器
    5.
    发明公开

    公开(公告)号:CN1335998A

    公开(公告)日:2002-02-13

    申请号:CN00802470.7

    申请日:2000-10-26

    CPC classification number: H01G4/0085 H01G4/30

    Abstract: 采用抑制叠层方向和宽度方向的膨胀的办法,提供可以防止裂纹的发生的叠层电容器。具备使电介质层(11a、11b)和内部电极(12)交互地叠层的电容器基体(10)。电容器基体(10)采用使电介质膏层和内部电极膏层进行叠层烧接的办法得到。叠层方向的膨胀率x,若设电介质层(11a)的叠层数为i,则在±0.05i%的范围内,理想的是在0%以下或-10%~0%,宽度方向的膨胀率y,理想的是在-0.05i%~0%的范围内。膨胀率x、y,可以采用向内部电极膏层内添加进碳化合物或含锂化合物的办法,或采用使最外部的电介质层(11b)的厚度形成得薄的办法进行控制。借助于此,可以抑制裂纹的发生,减小不合格率。

    层叠陶瓷电子元件
    6.
    发明公开

    公开(公告)号:CN115101339A

    公开(公告)日:2022-09-23

    申请号:CN202210870084.9

    申请日:2019-10-30

    Abstract: 本发明提供能够薄型化的层叠陶瓷电容器等的层叠陶瓷电子元件。本发明的层叠陶瓷电子元件(2)的端子电极(6、8)包括:覆盖内部电极层(12)被引出的元件主体(4)的引出端(4a、4b)的端侧电极部(6a、8a);和与端侧电极部(6a、8a)相连续而覆盖与元件主体(4)的层叠方向垂直的上表面(4c)的一部分的上侧电极部(6b、8b),端侧电极部(6a、8a)的外表面被端侧覆盖层(18b)覆盖,在层叠方向上位于与上表面(4c)相反一侧的元件主体(4)的下表面(4d)实质上不存在端子电极(6、8)。

    层叠陶瓷电子部件
    7.
    发明授权

    公开(公告)号:CN111199830B

    公开(公告)日:2021-11-30

    申请号:CN201911043372.1

    申请日:2019-10-30

    Abstract: 本发明提供能够薄型化的层叠陶瓷电容器等层叠陶瓷电子部件。层叠陶瓷电子部件(2)中,端子电极(6、8)具有覆盖用于引出内部电极层(12)的元件主体(4)的引出端(4a、4b)的端侧电极部(6a、8a)和与端侧电极部(6a、8a)连续地设置成覆盖元件主体(4)的与层叠方向垂直的上表面(4c)的一部分的上侧电极部(6b、8b),位于一对上侧电极部(6b、8b)之间的覆盖元件主体(4)的上表面(4c)的上表面覆盖层(18)以其表面与上侧电极部(6b、8b)的表面实质上齐平的方式紧贴于上表面,在层叠方向上位于上表面(4c)的相反侧的元件主体(4)的下表面(4d)实质上不存在端子电极(6、8)。

    层叠陶瓷电容器
    8.
    发明授权

    公开(公告)号:CN100490032C

    公开(公告)日:2009-05-20

    申请号:CN200510088807.6

    申请日:2005-07-29

    Inventor: 岩永大介

    CPC classification number: H01G4/0085 H01G4/12

    Abstract: 本发明提供一种即使将电介质层薄型化并追求高静电容量时,仍然可以维持充分的绝缘电阻的层叠陶瓷电容器。本发明的电容器(10)(层叠陶瓷电容器),具备内部电极(12)和电介质层(14)交替层叠的电容器元件(11)和在其端面设置的外部电极(15)。在电容器元件(11)中,在内部电极(12)和电介质层(14)之间设置有高电阻层(24)。该高电阻层(24)含有陶瓷材料、选自Mn、Cr、Co、Fe、Cu、Ni、Mo和V的至少一种元素及/或稀土类元素。

    层叠陶瓷电子元件
    9.
    发明授权

    公开(公告)号:CN111128549B

    公开(公告)日:2022-09-13

    申请号:CN201911043565.7

    申请日:2019-10-30

    Abstract: 本发明提供能够薄型化的层叠陶瓷电容器等的层叠陶瓷电子元件。本发明的层叠陶瓷电子元件(2)的端子电极(6、8)包括:覆盖内部电极层(12)被引出的元件主体(4)的引出端(4a、4b)的端侧电极部(6a、8a);和与端侧电极部(6a、8a)相连续而覆盖与元件主体(4)的层叠方向垂直的上表面(4c)的一部分的上侧电极部(6b、8b),端侧电极部(6a、8a)的外表面被端侧覆盖层(18b)覆盖,在层叠方向上位于与上表面(4c)相反一侧的元件主体(4)的下表面(4d)实质上不存在端子电极(6、8)。

    层叠陶瓷电子部件
    10.
    发明公开

    公开(公告)号:CN110783106A

    公开(公告)日:2020-02-11

    申请号:CN201910670789.4

    申请日:2019-07-24

    Abstract: 本发明提供一种可低背化的层叠陶瓷电容器等的层叠陶瓷电子部件。本发明涉及层叠陶瓷电子部件(2),其中端子电极(6、8)具有覆盖内部电极层(12)被引出的元件主体(4)的引出端(4a、4b)的端侧电极部(6a、8a)、和沿着层叠方向在元件主体(4)的上表面的一部分与端侧电极部(6a、8a)连续而形成的上侧电极部(6b、8b),端子电极(6、8)实际上未形成于位于沿着层叠方向与上表面(4c)为相反侧的元件主体(4)的下表面(4d)。

Patent Agency Ranking