基于DSP处理器的无线数据处理系统

    公开(公告)号:CN107678378A

    公开(公告)日:2018-02-09

    申请号:CN201711264743.X

    申请日:2017-12-05

    Inventor: 李永量

    Abstract: 本发明公开了基于DSP处理器的无线数据处理系统,包括DSP处理器、模数转换器和PC机,所述DSP处理器与模数转换器通过FPGA模块相互连接,所述PC机通过无线装置连接DSP处理器,所述FPGA模块上设置有JTAG接口,所述模数转换器连接有模拟信号转换装置,所述模拟信号转换装置连接有传感器,所述FPGA模块一侧连接有数字信号转换装置,所述数字信号转换装置连接有传感器;所述DSP处理器一端连接有无线传输模块,本发明采用高速的DSP数字信号处理器,具有更高的计算处理能力,可以实现现场数据高精度、高速度、多通道实时采集,利用无线传输实现数据传递,适用于环境复杂的环境,且成本低,具有较高的实用价值。

    基于激光告警的信号采集与处理系统

    公开(公告)号:CN107656469A

    公开(公告)日:2018-02-02

    申请号:CN201710782318.3

    申请日:2017-09-02

    Abstract: 本发明公开了一种基于激光告警的信号采集与处理系统。包括:信号采集模块,用于采集模拟电信号,将模拟信号转换为数字信号,并将数字信号送入到信号处理模块;信号处理模块,用于对接收的数字信号进行处理,得到高精度定位数据,并将定位数据输送到数据传输模块;数据传输模块,接收定位数据,并根据数据传输协议将数据高速地传输给数据转换模块;数据转换模块,用于将数据进行可视化转换,将转换后的数据传输给数据显示模块;显示模块,采用LCD屏对处理后的定位数据进行显示;本发明能够实现激光告警系统内部数据的高速采集,处理后的定位数据具有高精度、高分辨的特点,总体具有良好的应用前景。

    一种基于实时操作系统和FPGA的转台伺服控制方法

    公开(公告)号:CN107678325A

    公开(公告)日:2018-02-09

    申请号:CN201710718718.8

    申请日:2017-08-21

    Abstract: 一种基于实时操作系统和FPGA的转台伺服控制方法,基于实时操作系统,将转台的实时程序分解为运动轨迹实时生成子程序、反馈位置读取子程序、I/O状态监控子程序和通讯子程序;运动轨迹实时生成子程序进行运动轨迹指令的实时生成,通过DMA通道以FIFO的方式将轨迹指令发送给FPGA,FPGA进行伺服控制运算后输出转台控制信号。通过设置运动轨迹实时生成子程序的循环周期和轨迹指令的插值个数,结合FPGA伺服控制运算周期的设置,实现实时程序与FPGA工作的同步。采用FPGA进行伺服运算,减小了伺服运算周期,提升了转台控制的实时性,极大地提高了转台的动态控制性能。

    一种RVDT信号处理系统及方法

    公开(公告)号:CN106647505A

    公开(公告)日:2017-05-10

    申请号:CN201611229096.4

    申请日:2016-12-27

    Inventor: 何海燕

    Abstract: 本发明实施例提供一种RVDT信号处理系统及方法,该系统包括:控制器,信号输出处理电路,信号输入处理电路;所述控制器,用于获取指定的频率值和峰值,及RVDT传感器接线模式信息,确定与指定的频率值和峰值对应数字激励信号并输出,接收模拟差分信号相应的数字信号,根据RVDT传感器接线模式对应的角位移解算算法,确定与所述数字信号对应的角位移;信号输出处理电路,用于将所述数字激励信号转换为模拟激励信号;信号输入处理电路,用于采集模拟差分信号,将模拟差分信号转换为相应的数字信号,并输入控制器。本发明实施例可兼容不同接线模式的RVDT的角位移计算,并且灵活、便捷的输出频率、峰值可配置的激励信号。

    可组态的水轮机组振动摆度状态监测装置及数据采集方法

    公开(公告)号:CN106647494A

    公开(公告)日:2017-05-10

    申请号:CN201611190324.1

    申请日:2016-12-21

    CPC classification number: G05B19/0423 G05B2219/21063 G05B2219/21109

    Abstract: 本发明公开了可组态的水轮机组振动摆度状态监测装置及数据采集方法,监测装置中电源模件、中央处理器模件以及多个高速模拟信号采集模件依次排序可插拔地设置在模件底板上;高速模拟信号采集模件可以根据机组类型或测点数量的不同自由配置。数据采集方法为采样时钟到来,FPGA发出采样信号SAMCLK启动采样,所有通道AD同时进行数据采集,采样结束后AD返回ADBUSY信号;FPGA接收到第一个通道AD的ADBUSY信号时,开始从第一个通道依次读取所有通道AD的采样值,以上传至嵌入式处理器模块;下一个采样时钟到来,重复以上过程,不断进行采样;所有通道采样数据均为同时刻采样,保证后续数据分析的准确性和有效性。

Patent Agency Ranking