-
公开(公告)号:CN106155582B
公开(公告)日:2019-07-05
申请号:CN201510204826.4
申请日:2015-04-27
Applicant: 慧荣科技股份有限公司
Inventor: 柯冠宇
CPC classification number: G06F11/1402 , G06F11/14 , G06F11/1441 , G06F13/00 , G11C11/5642 , G11C16/3404 , G11C16/3418 , G11C29/42 , G11C29/52
Abstract: 本发明涉及非挥发性储存装置与控制器。对于单层闪存存储器与多层闪存存储器,在异常状态结束后可根据其稳定性采取不同的操作。具体来说,对于多层闪存存储器在异常状态结束后,对于先前的实体区块,可以整个不再继续写入,而采用新的实体区块继续进行操作。相对的,对于单层闪存存储器,在异常状态结束后,控制器需要对于先前实体区块的最后实体页进行对应的处理。
-
公开(公告)号:CN106021636B
公开(公告)日:2019-06-14
申请号:CN201610205798.2
申请日:2016-03-31
Applicant: 阿尔特拉公司
IPC: G06F17/50
CPC classification number: G06F11/1068 , G06F11/0787 , G06F11/1004 , G06F11/1012 , G06F11/1044 , G06F17/5054 , G11C29/52 , H03M13/05
Abstract: 一种计算机辅助设计(CAD)工具可以标识配置数据中的无关位。该配置数据中的无关位可以改变极性,而不会影响电路设计的功能。该CAD工具可以计算错误检查码(例如,用于二维奇偶校验检查的奇偶校验位)并将错误检查码插入到配置数据中。例如,该CAD工具可以用错误码替代配置数据中的无关位。该配置数据可以存储在可编程集成电路上的配置存储器单元中,从而利用错误码在可编程集成电路上实现电路设计。在执行过程中,可编程集成电路可以执行错误检查并基于嵌入的错误码检测和校正配置数据中的错误。
-
公开(公告)号:CN109697172A
公开(公告)日:2019-04-30
申请号:CN201811242463.3
申请日:2018-10-24
Applicant: 英飞凌科技股份有限公司
Inventor: 斯特芬·桑尼卡尔布
IPC: G06F12/0808 , G06F12/0877 , G06F12/16
CPC classification number: G06F12/0808 , G06F11/1004 , G06F12/0815 , G06F13/1673 , G11C7/1006 , G11C7/24 , G11C29/52 , G06F12/0877 , G06F12/16
Abstract: 根据一个实施例,描述了一种存储器装置,其具有:存储器;第一缓冲存储器;第一缓冲存储器控制单元,所述第一缓冲存储器控制单元配置为,在将来自所述存储器的存储内容存储到第一缓冲存储器中时,借助修改使在存储器中的存储内容无效;第二缓冲存储器和第二缓冲存储器控制单元,所述第二缓冲存储器控制单元配置为,从所述存储器读取存储内容,以检验:从存储器读取的存储内容是否有效,并且如果从所述存储器读取的存储内容无效,则将对所述修改的逆向操作应用于所读取的存储内容。
-
公开(公告)号:CN104166629B
公开(公告)日:2019-04-19
申请号:CN201410219865.7
申请日:2014-05-19
Applicant: 马维尔国际贸易有限公司
Inventor: S·K·奇尔拉帕加瑞 , G·伯德
CPC classification number: H03M13/1111 , G06F11/1012 , G06F11/1048 , G06F11/1068 , G11C29/52 , H03M13/1105 , H03M13/1108 , H03M13/2927 , H03M13/2957 , H03M13/2975 , H03M13/3707 , H03M13/3738 , H03M13/3746 , H03M13/3927 , H03M13/41 , H03M13/45 , H03M13/458 , H03M13/6513
Abstract: 一种用于非易失性存储设备的控制器,包括传送控制模块和解码器模块。该传送控制模块被配置为请求从闪存存储模块读取数据。要被读取的数据包括对应于第一码字的数据。该传送控制模块被配置为从该闪存存储模块接收对应于该第一码字的硬判决。该传送控制模块被配置为从该闪存存储模块接收对应于该第一码字的软信息。在不接收对应于另一个码字的任何介入中间的硬判决或软信息的情况下,接收对应于该第一码字的该硬判决和对应于该第一码字的该软信息两者。该解码器模块被配置为使用对应于该第一码字的该硬判决和该软信息来解码该第一码字。
-
公开(公告)号:CN108958644A
公开(公告)日:2018-12-07
申请号:CN201810156840.5
申请日:2018-02-24
Applicant: 爱思开海力士有限公司
Inventor: 金宽东
CPC classification number: G06F3/0659 , G06F3/0611 , G06F3/0619 , G06F3/0647 , G06F3/0656 , G06F3/0683 , G06F11/1048 , G06F11/1068 , G11C5/04 , G11C7/1057 , G11C7/1084 , G11C7/222 , G11C29/52 , G11C2029/0411 , G06F3/0607 , G06F2003/0691 , G11C29/40 , G11C29/42
Abstract: 一种存储模块包括:存储器件;数据缓冲器,适用于接收从存储器控制器传送来的写入数据以及将读取数据传输给存储器控制器;缓冲器控制信号发生电路,适用于通过使用从存储器控制器传送来的命令来产生用于控制数据缓冲器的缓冲器控制信号;命令延迟电路,适用于在读取操作和写入操作中通过将命令延迟缓冲器控制信号发生电路的延迟量来产生有效命令;数据处理电路,适用于响应于有效命令而处理从数据缓冲器传送来的写入数据并将处理过的写入数据传送给存储器件,以及处理从存储器件传送来的读取数据并将处理过的读取数据传送给数据缓冲器;以及命令缓冲电路,适用于将有效命令传送给存储器件。
-
公开(公告)号:CN108804024A
公开(公告)日:2018-11-13
申请号:CN201810001470.8
申请日:2018-01-02
Applicant: 慧荣科技股份有限公司
Inventor: 邱慎廷
IPC: G06F3/06
CPC classification number: G06F12/0246 , G06F9/3004 , G06F11/073 , G06F2212/2022 , G06F2212/7201 , G11C29/52 , G06F3/0679 , G06F3/062 , G06F3/064 , G06F3/0659
Abstract: 本发明涉及数据储存装置及其操作方法,尤其涉及数据储存装置的锡焊前数据载入技术。数据储存装置使用的是快闪存储器,包括采单阶存储单元的多个第一类型区块、以及采多阶存储单元的多个第二类型区块。在该数据储存装置锡焊至一印刷电路板之前,数据储存装置的控制器配置上述第一类型区块接收一主机下达的数据。在上述第一类型区块的配置数量达一上限后,控制器改配置上述第二类型区块接收该主机下达的数据。控制器在检测到已切换用上述第二类型区块接收该主机下达的数据时,回传一锡焊前写入操作失败信息给该主机。
-
公开(公告)号:CN108399108A
公开(公告)日:2018-08-14
申请号:CN201711399878.7
申请日:2017-12-22
Applicant: 西部数据技术公司
IPC: G06F11/10
CPC classification number: G06F3/061 , G06F3/0619 , G06F3/064 , G06F3/0659 , G06F3/0679 , G06F11/1068 , G11C16/08 , G11C16/10 , G11C16/26 , G11C16/32 , G11C29/52 , H03M13/1111 , H03M13/6502
Abstract: 本主题技术在低密度奇偶校验解码操作中提供减少的开销。一种方法,包括接收硬解码失败指示,该指示是解码响应于使用第一电压组的第一读取命令从非易失性存储器读取的第一原始数据失败的指示。第一读取命令包括第一读取操作组。该方法包括向非易失性存储器发出使用第二电压组的对于数据的第二读取命令。第二读取命令包括第二读取操作组。该方法包括向解码器发出用于与第二读取命令并行处理的基于第一原始数据使用软信息的至少一个软解码请求。该方法包括从解码器接收成功解码的成功指示。
-
公开(公告)号:CN108351820A
公开(公告)日:2018-07-31
申请号:CN201680067395.4
申请日:2016-09-28
Applicant: 高通股份有限公司
IPC: G06F11/10
CPC classification number: G06F11/1068 , G06F3/0619 , G06F3/064 , G06F3/0659 , G06F3/0679 , G06F11/1048 , G11C29/52
Abstract: 存储器子系统可以包括具有纠错码(ECC)编码器/解码器逻辑的存储器控制器。该存储器控制器可被配置成在掩码写操作期间将链路ECC奇偶校验位嵌入在未使用的数据掩码位和/或掩码写数据中。该存储器控制器还可被配置成在该掩码写操作期间保护至少该链路ECC奇偶校验位的位置。
-
公开(公告)号:CN108288487A
公开(公告)日:2018-07-17
申请号:CN201710081398.X
申请日:2017-02-15
Applicant: 慧荣科技股份有限公司
Inventor: 林文生
CPC classification number: G06F11/1469 , G06F12/0246 , G06F12/0292 , G11C5/143 , G11C7/20 , G11C29/52 , G11C2029/0409
Abstract: 本发明提供一种数据储存装置用其数据维护方法。数据储存装置包括一快闪存储器以及一控制器。快闪存储器包括多个区块,并且每一区块包括多个页面。控制器将一数据写入一特定区块的一特定页面,在数据被写入特定页面后,判断特定区块是否在写入数据时曾遭受断电事件。控制器还用以根据特定区块是否在写入数据时曾遭受断电事件,选择是否自特定页面读取数据,以确认数据是否被成功写入特定页面。
-
公开(公告)号:CN108073469A
公开(公告)日:2018-05-25
申请号:CN201710898791.8
申请日:2017-09-28
Applicant: 爱思开海力士有限公司
IPC: G06F11/10
CPC classification number: H03M13/2909 , G06F3/0619 , G06F3/064 , G06F3/0679 , G06F11/1068 , G11C29/52
Abstract: 本发明提供一种存储器系统,其可以包括:存储装置,其包括被分割成多个数据块的数据;以及错误控制编码(ECC)单元,其适于将每个数据块设置到码字中并且通过反向索引数据块来映射码字,其中每个数据块被设置为至少两个码字的部分。
-
-
-
-
-
-
-
-
-