-
公开(公告)号:CN101263659A
公开(公告)日:2008-09-10
申请号:CN200680033948.0
申请日:2006-09-14
Applicant: 日本电气株式会社
Inventor: 市原正贵
CPC classification number: H03G3/3089 , H03G3/001 , H03G3/3052 , H03G2201/302 , H04B1/30
Abstract: 振幅计算电路(101、102)分别计算数字信道滤波器(217、218)的输入平均电平、输出平均电平,增益差计算电路(103)计算输入电平与输出电平的增益差来作为乘数α,以使它们的差为0或者为固定差。乘法器(104、105)将乘数α与数字信道滤波器(217、218)的输出相乘,并将该相乘结果作为校正后的数字信号而输出至后级的数字信号处理电路。
-
公开(公告)号:CN108667473A
公开(公告)日:2018-10-16
申请号:CN201810267629.0
申请日:2018-03-28
Applicant: 松下电器产业株式会社
CPC classification number: H04B1/16 , H03G3/3042 , H03G3/3052 , H03G3/3078 , H03G2201/302 , H03G2201/307 , H04B1/0007 , H04B1/0028 , H04B1/40
Abstract: 增益控制单元(19)设定表示最佳增益的增益码、表示截止频率的截止频率码、以及表示比特数的比特数码。AEQ/VGA增益控制单元(20)设定表示频率特性的频率特性码、表示校正后的增益的增益码、以及表示比特数的比特数码。AEQ/VGA(15)基于增益码,放大基带的接收信号,基于频率特性码,校正基带的接收信号的频率特性。HPF(16)基于截止频率码,截止AEQ/VGA(15)的输出信号的低于截止频率的频带。ADC(17)根据基于比特数码的比特数,将HPF16的输出信号量化量化而生成数字的接收信号。
-
公开(公告)号:CN1627634A
公开(公告)日:2005-06-15
申请号:CN200410086660.2
申请日:2004-12-10
Applicant: 日本电气株式会社
Inventor: 寺尾贤二
CPC classification number: H03G3/3078 , H03G3/3068 , H03G2201/103 , H03G2201/202 , H03G2201/302 , H03G2201/307
Abstract: 本发明提供了一种AGC系统、AGC方法和使用AGC系统的接收机。在接收的信号的时隙格式中,AGC增益更新定时(t1到t4)每次被移位,以分散和降低噪声的影响,该噪声可归因于针对伴随AGC增益更新的直流转换的直流分量。具体地说,在接收的信号中的每个时隙包括具有较大代码校正能力的信息部分(数据)和具有较小代码校正能力的信息部分(TPC(发射功率控制)、TFCI(传输格式组合指示符)、导频信号)的情况中,AGC增益更新定时被生成,同时在前一信息部分中被移位,从而降低噪声的影响。当AGC增益更新定时的移位的量被设置为比接收的信号中的一个符号大时,伴随AGC增益更新的噪声的影响被进一步降低。
-
公开(公告)号:CN101263659B
公开(公告)日:2012-08-08
申请号:CN200680033948.0
申请日:2006-09-14
Applicant: 日本电气株式会社
Inventor: 市原正贵
CPC classification number: H03G3/3089 , H03G3/001 , H03G3/3052 , H03G2201/302 , H04B1/30
Abstract: 振幅计算电路(101、102)分别计算数字信道滤波器(217、218)的输入平均电平、输出平均电平,增益差计算电路(103)计算输入电平与输出电平的增益差来作为乘数α,以使它们的差为0或者为固定差。乘法器(104、105)将乘数α与数字信道滤波器(217、218)的输出相乘,并将该相乘结果作为校正后的数字信号而输出至后级的数字信号处理电路。
-
公开(公告)号:CN1781298A
公开(公告)日:2006-05-31
申请号:CN200380103314.4
申请日:2003-11-14
Applicant: 美商内数位科技公司
IPC: H04M1/00
CPC classification number: H03G3/001 , H03D3/008 , H03D3/009 , H03G3/3068 , H03G3/3089 , H03G2201/103 , H03G2201/202 , H03G2201/302 , H03G2201/307 , H03G2201/508 , H04B1/30 , H04L2027/0016 , H04L2027/0024
Abstract: 为了补偿一模拟无线电的次等廉价的模拟无线组件公差所造成的性能降低,一未来的系统结构(FSA)无线通讯收发器利用许多数字信号处理(DSP)技术来补偿这些模拟组件的缺陷以使现代的规格可能被弛缓。自动的增益控制(AGC)功能被提供在数字区域中,如此提供提高的相与振幅,以及许多其它射频(RF)参数的补偿。
-
公开(公告)号:CN107980205A
公开(公告)日:2018-05-01
申请号:CN201680030376.4
申请日:2016-06-08
Applicant: 英特尔IP公司
CPC classification number: H03F3/19 , H03F1/0216 , H03F1/0222 , H03F3/245 , H03F2200/105 , H03F2200/336 , H03F2200/36 , H03F2200/451 , H03G3/3042 , H03G2201/302 , H03G2201/307 , H04B1/04
Abstract: 本文提供了一种用于生成射频信号的电路。所述电路包括放大器,所述放大器被配置为基于基带信号生成射频信号。另外,所述电路包括电源,所述电源被配置为基于指示期望供电电压的控制信号生成可变供电电压,并且被配置为将所述可变供电电压供应至所述放大器。所述电路还包络跟踪电路,所述包络跟踪电路被配置为基于所述基带信号的带宽生成所述控制信号,并且被配置为将所述控制信号供应至所述电源。
-
公开(公告)号:CN107276592A
公开(公告)日:2017-10-20
申请号:CN201710226885.0
申请日:2017-04-06
Applicant: 恩智浦美国有限公司
Inventor: 克里斯蒂安·帕瓦奥·莫雷拉 , 雷克斯·肯顿·黑尔斯
IPC: H03M1/18
CPC classification number: H03G3/3036 , G01S13/0209 , H03F3/19 , H03F3/45094 , H03F3/72 , H03F2200/384 , H03F2200/411 , H03F2200/456 , H03F2200/69 , H03F2203/45061 , H03F2203/45081 , H03F2203/45112 , H03F2203/7221 , H03G3/3052 , H03G2201/302 , H03G2201/40 , H03K19/018585 , H03M1/182
Abstract: 一种装置包括可变增益放大器、电压移位器、可变增益放大器半复制品模块和模数转换器。所述可变增益放大器包括接收输入信号的输入端、提供第一输出信号的输出端,所述第一输出信号基于第一共模电压参考而偏置。所述电压移位器电路包括第一输入端和第二输入端,以及将第三输出信号提供到所述模数转换器的输出端,所述第三输出信号基于第二共模电压参考而偏置。所述可变增益放大器半复制品模块包括耦合到所述电压移位器电路的所述第二输入端的输出端,所述可变增益放大器半复制品模块基于所述第一共模电压参考和所述第二共模电压参考来控制所述电压移位器电路的所述第三输出信号。
-
公开(公告)号:CN1627634B
公开(公告)日:2011-06-15
申请号:CN200410086660.2
申请日:2004-12-10
Applicant: 日本电气株式会社
Inventor: 寺尾贤二
CPC classification number: H03G3/3078 , H03G3/3068 , H03G2201/103 , H03G2201/202 , H03G2201/302 , H03G2201/307
Abstract: 本发明提供了一种AGC系统、AGC方法和使用AGC系统的接收机。在接收的信号的时隙格式中,AGC增益更新定时(t1到t4)每次被移位,以分散和降低噪声的影响,该噪声可归因于针对伴随AGC增益更新的直流转换的直流分量。具体地说,在接收的信号中的每个时隙包括具有较大代码校正能力的信息部分(数据)和具有较小代码校正能力的信息部分(TPC(发射功率控制)、TFCI(传输格式组合指示符)、导频信号)的情况中,AGC增益更新定时被生成,同时在前一信息部分中被移位,从而降低噪声的影响。当AGC增益更新定时的移位的量被设置为比接收的信号中的一个符号大时,伴随AGC增益更新的噪声的影响被进一步降低。
-
公开(公告)号:CN1781298B
公开(公告)日:2010-04-07
申请号:CN200380103314.4
申请日:2003-11-14
Applicant: 美商内数位科技公司
IPC: H04M1/00
CPC classification number: H03G3/001 , H03D3/008 , H03D3/009 , H03G3/3068 , H03G3/3089 , H03G2201/103 , H03G2201/202 , H03G2201/302 , H03G2201/307 , H03G2201/508 , H04B1/30 , H04L2027/0016 , H04L2027/0024
Abstract: 为了补偿一模拟无线电的次等廉价的模拟无线组件公差所造成的性能降低,一未来的系统结构(FSA)无线通讯收发器利用许多数字信号处理(DSP)技术来补偿这些模拟组件的缺陷以使现代的规格可能被弛缓。自动的增益控制(AGC)功能被提供在数字区域中,如此提供提高的相与振幅,以及许多其它射频(RF)参数的补偿。
-
-
-
-
-
-
-
-