-
-
公开(公告)号:CN118868939B
公开(公告)日:2025-02-14
申请号:CN202411341173.X
申请日:2024-09-25
Applicant: 杭州晶华微电子股份有限公司
IPC: H03M1/10 , H03M1/16 , H03K17/687
Abstract: 本发明公开了一种应用于LDO的电阻修调网络及集成电路,该网络包括低位电阻修调模块、高位电阻修调模块和两组译码器,其中,低位电阻修调模块包括多个低位电阻和多个第一MOS开关,高位电阻修调模块包括多个高位电阻和多个第二MOS开关;两组译码器分别用于控制低位电阻修调模块和高位电阻修调模块。本发明通过利用编码器大幅度的降低了控制端口的使用;本发明固定引入2个开关导通阻抗,使得修调的单位步调变化一样,输出受到开关的TC变化较小;本发明实现了电阻复用,减小了电阻修调网络部分电阻所占的面积,同时提高了版图的匹配度。
-
公开(公告)号:CN118157674A
公开(公告)日:2024-06-07
申请号:CN202410275087.7
申请日:2024-03-11
Applicant: 圣邦微电子(北京)股份有限公司
Abstract: 本发明公开了一种循环型模数转换器及其方法,循环型模数转换器包括循环处理单元,循环处理单元包括余量放大器;采样电容组,选择性的对模拟输入信号和前一次循环处理产生的循环模拟信号采样,并提供至余量放大器;参考电容组,选择性的对参考信号采样,并提供至余量放大器;积分电容组,选择性的接余量放大器的输入端和输出端,并对采样电容组和参考电容组的采样信号积分,循环型模数转换器的转换周期包括多次循环,在每次循环余量放大器根据所述采样信号产生循环模拟信号,在转换周期的第一次循环,积分电容组和参考电容组还配置为反向存储所述余量放大器的失调电压,以及在后续循环中对失调电压进行消除,以降低循环型模数转换器的环路失调。
-
公开(公告)号:CN118138049A
公开(公告)日:2024-06-04
申请号:CN202211539779.5
申请日:2022-12-02
Applicant: 瑞昱半导体股份有限公司
Abstract: 本发明公开了一种流水线式模拟数字转换器及其校正方法。所述流水线式模拟数字转换器包含残余电压放大器,所述校正方法包含:(A)产生偏置电压;(B)根据所述偏置电压及参考数字码调整所述残余电压放大器的第一输入电压;(C)将所述残余电压放大器的输出电压转换为第二数字码;(D)对所述参考数字码及所述第二数字码进行相关性运算以产生中间增益;(E)记录所述中间增益;(F)重复步骤(A)至步骤(E)以记录多个中间增益;(G)根据所述第二数字码从所述多个中间增益中择一个作为数字增益;以及,(H)根据第一数字码、所述参考数字码、所述数字增益以及所述第二数字码产生输出数字码。
-
公开(公告)号:CN117375618A
公开(公告)日:2024-01-09
申请号:CN202310897690.4
申请日:2023-07-21
Applicant: 广东华芯微特集成电路有限公司
Abstract: 本发明申请涉及一种轨到轨运算放大器、恒定跨导方法及电子设备,放大器包括轨到轨输入模块、折叠共源共栅增益电路和推挽输出电路,轨到轨输入模块包括差分输入模块、尾电流源模块以及电平移位模块;差分输入模块用于对共模输入信号进行轨到轨输入处理,尾电流源模块用于对差分输入模块提供静态偏置电流,电平移位模块用于调节差分输入模块的共模输入电平以实现轨到轨输入模块的等效跨导保持恒定。本申请通过设置电平移位模块使得能够用较少的元器件数量实现轨到轨输入模块的等效跨导在全电压工作范围内保持恒定,有利于进行频率补偿和简化电路结构,同时通过各模块的配合,确保轨到轨运算放大器在共模输入范围有较高增益且实现轨到轨输出摆幅。
-
公开(公告)号:CN116996072A
公开(公告)日:2023-11-03
申请号:CN202311254186.9
申请日:2023-09-27
Applicant: 成都芯盟微科技有限公司
Abstract: 本发明提供了一种流水线型差值比较模数转换器,包括N级差值比较级联电路以及数据寄存器;每一级差值比较级联电路均比较输入模拟电压与参考电压作为该级转换结果存入数据寄存器中;其中,前N‑1级差值比较级联电路获取输入模拟电压与参考电压差值,并根据输入模拟电压与参考电压的比较结果选择差值或输入模拟电压作为下一级差值比较级联电路的输入模拟电压;第二级到第N级差值比较级联电路的参考电压经分压电阻分压。本发明可以用更少的器件快速实现模数转换过程,降低了流水线型模数转换器的设计难度与功耗,同时减小了流水线型模数转换器的面积,进而降低了生产成本,具有实际的经济效益。
-
公开(公告)号:CN110235370B
公开(公告)日:2023-06-27
申请号:CN201780070948.6
申请日:2017-11-13
Applicant: AMS有限公司
IPC: H03M1/14 , H03M1/16 , H04N25/44 , H04N25/441
Abstract: 本申请提供了图像传感器和用于图像传感器的读出的方法。图像传感器包括至少具有像素阵列层和控制逻辑层的堆叠。像素阵列层包括布置成像素列的像素的阵列,每个像素列包括N个子列:每个子列由N(n,i)表示,1≤i≤N。控制逻辑层包括布置成ADC列(m)的模数转换器的阵列,其中每个模数转换器包括M个级。每个级由M(m,j)表示,1≤j≤M,此外,每个相应的子列N(n,i)与专用级M(m,j=i)电连接,级M(m,j)被电互连以分别形成模数转换器。控制逻辑层布置成依次读出子列N(n,i),其中专用于子列N(n,i)的级M(m,j=i)布置成输入级,以分别依次接收子列N(n,i)中像素的信号电平。输入级布置成对依次接收的信号电平执行粗略的第一模数转换。剩余级布置成依次对接收的信号电平执行更精细的模数转换。
-
公开(公告)号:CN108270442B
公开(公告)日:2023-06-23
申请号:CN201711468396.2
申请日:2017-12-29
Applicant: 德克萨斯仪器股份有限公司
Abstract: 本申请涉及具有增大分辨率的第一级的模‑数转换器。一个示例包括流水线型模‑数转换器装置(100)。流水线型模‑数转换器装置(100)包括电容式数‑模转换器(104)、第一模‑数转换器(106)和第二模‑数转换器(108)。电容式数‑模转换器(104)包括包含顶板(TP)和底板(BP)的电容器(112),电容式数‑模转换器(104)在电容器(112)接地时对施加到流水线型模‑数转换器装置(100)的模拟输入信号进行采样,在顶板(TP)浮置时保持所采样的模拟输入,并输出残余电压。第二模‑数转换器(108)耦合到电容器(112)的顶板(TP),第二模‑数转换器(108)在顶板(TP)浮置之后产生电容器(112)的顶板(TP)上的电压的第二数字表示,其中第二数字表示表示由流水线型模‑数转换器装置(100)的第一级产生的精细位。
-
公开(公告)号:CN110235370A
公开(公告)日:2019-09-13
申请号:CN201780070948.6
申请日:2017-11-13
Applicant: AMS有限公司
IPC: H03M1/14 , H03M1/16 , H04N5/378 , H04N5/3745
Abstract: 提议一种图像传感器,其具有至少具有像素阵列层(PXT)和控制逻辑层(CLT)的堆叠。像素阵列层(PXT)包括布置成像素列(n)的像素的阵列,每个像素列(n)包括数量N个子列:每个子列由N(n,i)表示,其中1≤i≤N。控制逻辑层(CLT)包括布置成ADC列(m)的模数转换器(ADC(m))的阵列,其中每个模数转换器(ADC(m))包括数量M个级。每个级由M(m,j)表示,其中1≤j≤M,此外,每个相应的子列N(n,i)与专用级M(m,j=i)电连接,并且级M(m,j)被电互连以分别形成模数转换器(ADC(m))。控制逻辑层(CLT)布置成依次读出子列N(n,i),其中专用于子列N(n,i)的级M(m,j=i)布置成输入级,以分别依次接收子列N(n,i)中像素的信号电平。输入级布置成对依次接收的信号电平执行粗略的第一模数转换。剩余级M(m,j≠i)布置成依次对接收的信号电平执行更精细的模数转换。
-
公开(公告)号:CN107528589A
公开(公告)日:2017-12-29
申请号:CN201610449352.4
申请日:2016-06-21
Applicant: 何志杰
Inventor: 何志杰
CPC classification number: H03M1/002 , H03M1/1245 , H03M1/164
Abstract: 一种80MSPS流水线结构模数转换器电路,适用于电子领域。模数转换器电路由采样/保持电路、运放及输出缓冲器电路、高性能带隙基准核心电路、预防大锁存比较器组成。电路结构紧凑,体积小,采样精度高,且工作稳定,适应性好,提高了工作效率,功耗低。
-
-
-
-
-
-
-
-
-