-
1.
公开(公告)号:KR1019970031556A
公开(公告)日:1997-06-26
申请号:KR1019950039780
申请日:1995-11-04
Applicant: 한국전자통신연구원
IPC: H04L12/28
Abstract: 본 발명은 여러개의 컴퓨터 시스템을 상호연결하여 클러스터로 운영하고자 할 때, 컴퓨터 시스템들을 계층적 크로스바 스위치를 사용하여 컴퓨터 시스템의 갯수를 유연하게 증가시킬 수 있는 시스템구조에 대한 것으로, 다수개의 프로세서 노드들을 소정갯수의 노드군으로 분류하는 제 1 과정과, 상기 과정에서 분류되어진 각 노드군들에 대하여 각각 하나의 노드군에 하나의 크로스바 스위치를 대응시키고 각 노드군에 속하는 프로세서 노드들을 해당 크로스바 스위치에 연결하는 제 2 과정과, 상기 과정에서 노드군에 연결되어진 크로스바 스위치들을 소정 갯수의 스위치군으로 분류하는 제 3 과정과, 상기 과정에서 분류되어진 각 스위치군들에 대하여 각각 하나의 스위치군에 두개의 상위 크로스바 스위치를 대응시키고 각 스위치군에 속하는 크로 바 스위치들과 연결하는 제 4 과정과, 상기 과정에서 각 스위치군에 연결되어진 상위 크로스바 스위치들을 연결하는 제 5 과정을 포함하는 것을 특징으로 하는 병렬처리 컴퓨터 시스템에서 계층적 크로스바 스위치 기법을 적용한 프로세서 연결방법을 제공하여 시스템의 확장 또는 응용분야 및 사용용도의 시스템 자원 필요 요구에 따라 자유롭게 구성이 가능하게 한다.
-
公开(公告)号:KR1019980034153A
公开(公告)日:1998-08-05
申请号:KR1019960052113
申请日:1996-11-05
Applicant: 한국전자통신연구원
IPC: G06F9/45
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
쓰레드 프로그램에서 재실행을 위한 논리적 쓰레드 식별자 생성 방법.
2. 발명이 해결하려고 하는 기술적 과제
쓰레드 프로그램 재실행 시스템의 구현을 위한 논리적 식별자를 생성하는 방법을 제공하고자 함.
3. 발명의 해결방법의 요지
트리에 관한 테이블을 유지하고, 쓰레드 생성 함수가 호출될 때마다 테이블에 정보인 논리적 쓰레드 식별자, 생성하는 쓰레드의 논리적 값, 한 함수 안에서의 쓰레드 생성 순서, 쓰레드의 물리적 값이 추가되도록 하는 단계; 참조 실행시 얻어진 정보 중 논리적 쓰레드 식별자, 생성하는 쓰레드의 논리적 값, 한 함수 안에서의 쓰레드 생성순서를 쓰레드당 하나의 레코드로 파일에 기록하는 단계; 재실행 시에는 저장된 레코드를 읽어 테이블을 생성하는 단계; 쓰레드 생성 함수가 호출될 때마다 쓰레드의 물리적 값을 입력으로 받아 테이블을 참조하여 논리적 쓰레드 식별자를 생성하는 단계를 포함함.
4. 발명의 중요한 용도
병렬 프로그램의 분석을 쉽게 하도록 해주는 재실행 시스템에 이용됨.-
公开(公告)号:KR100198949B1
公开(公告)日:1999-06-15
申请号:KR1019960052113
申请日:1996-11-05
Applicant: 한국전자통신연구원
IPC: G06F9/45
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
쓰레드 프로그램에서 재실행을 위한 논리적 쓰레드 식별자 생성 방법.
2. 발명이 해결하려고 하는 기술적 과제
쓰레드 프로그램 재실행 시스템의 구현을 위한 논리적 식별자를 생성하는 방법을 제공하고자 함.
3. 발명의 해결방법의 요지
트리에 관한 테이블을 유지하고, 쓰레드 생성 함수가 호출될 때마다 테이블에 정보인 논리적 쓰레드 식별자, 생성하는 쓰레드의 논리적 값, 한 함수 안에서의 쓰레드 생성 순서, 쓰레드의 물리적 값이 추가되도록 하는 단계; 참조 실행시 얻어진 정보 중 논리적 쓰레드 식별자, 생성하는 쓰레드의 논리적 값, 한 함수 안에서의 쓰레드 생성순서를 쓰레드당 하나의 레코드로 파일에 기록하는 단계; 재실행 시에는 저장된 레코드를 읽어 테이블을 생성하는 단계; 쓰레드 생성 함수가 호출될 때마다 쓰레드의 물리적 값을 입력으로 받아 테이블을 참조하여 논리적 쓰레드 식별자를 생성하는 단계를 포함함.
4. 발명의 중요한 용도
병렬 프로그램의 분석을 쉽게 하도록 해주는 재실행 시스템에 이용됨.-
4.
公开(公告)号:KR100146562B1
公开(公告)日:1998-08-17
申请号:KR1019950039780
申请日:1995-11-04
Applicant: 한국전자통신연구원
IPC: H04L12/28
Abstract: 본 발명은 여러개의 컴퓨터 시스템을 상호연결하여 클러스터로 운영하고자 할 때, 컴퓨터 시스템들을 계층적 크로스바 스위치를 사용하여 크로스바 스위치의 개수를 유연하게 증가시킬 수 있는 시스템구조에 대한 것으로, 다수개의 프로세서 노드들을 소정갯수의 노드군으로 분류하는 제1과정과, 상기 과정에서 분류되어진 각 노드군들에 대하여 각각 하나의 노드군에 하나의 크로스바 스위치를 대응시키고 각 노드군에 속하는 프로세서 노드들을 해당 크로스바 스위치에 연결하는 제2과정과, 상기 과정에서 노드군에 연결되어진 크로스바 스위치들을 소정갯수의 스위치군으로 분류하는 제3과정과, 상기 과정에서 분류되어진 각 스위치군들에 대하여 각각 하나의 스위치군에 두 개의 상위 크로스바 스위치를 대응시키고 각 스위치군에 속하는 크로스� � 스위치들과 연결하는 제4과정과, 상기 과정에서 각 스위치군에 연결되어진 상위 크로스바 스위치들을 연결하는 제5과정을 포함하는 것을 특징으로 하는 병렬처리 컴퓨터 시스템에서 계층적 크로스바 스위치 기법을 적용한 프로세서 연결방법을 제공하여 시스템의 확장 또는 응용분야 및 사용용도의 시스템 자원 필요 요구에 따라 자유롭게 구성이 가능하게 한다.
-
-
-