피엔 코드를 이용한 채널의 이중화 방법
    1.
    发明授权
    피엔 코드를 이용한 채널의 이중화 방법 失效
    使用PN代码重新分配通道的方法

    公开(公告)号:KR100223019B1

    公开(公告)日:1999-10-01

    申请号:KR1019960058191

    申请日:1996-11-27

    CPC classification number: H04J13/0022 H04J13/10

    Abstract: 본 발명은 2개의 정보를 1개의 채널에서 동시에 전송하여 채널을 이중화 하고, 동시에 수신측에서 2개의 정보를 디코딩 할 때 동기화를 자동적으로 이루어지게 하므로써 오류 검출을 위한 패리티를 추가 비트없이 지원할 수 있으며, 각 채널의 동기화 또한 자동적으로 이루어 지고, 암호화가 필요하면 인코딩 방법을 변화시킴으로서 간단하게 암호화 할 수 있는 피엔(PN) 코드를 이용한 채널의 이중화 방법에 관해 개시된다.

    피엔 코드를 이용한 채널의 이중화 방법
    2.
    发明公开
    피엔 코드를 이용한 채널의 이중화 방법 失效
    使用PienCode的通道复制方法

    公开(公告)号:KR1019980039197A

    公开(公告)日:1998-08-17

    申请号:KR1019960058191

    申请日:1996-11-27

    Abstract: 본 발명은 2개의 정보를 1개의 채널에서 동시에 전송하여 채널을 이중화하고, 동시에 수신측에서 2개의 정보를 디코딩할 때 동기화를 자동적으로 이루어지게 하므로써 오류 검출을 위한 패리티를 추가 비트없이 지원할 수 있으며, 각 채널의 동기화 또한 자동적으로 이루어지고, 암호화가 필요하면 인코딩 방법을 변화시킴으로서 간단하게 암호화 할 수 있는 PN코드를 이용한 채널의 이중화 방법에 관해 개시된다.

    크로스바 스위치에서 태그 경로제어를 위한 중재 요청 제어장치 및 그 중재 요청 제어방법
    3.
    发明授权
    크로스바 스위치에서 태그 경로제어를 위한 중재 요청 제어장치 및 그 중재 요청 제어방법 失效
    仲裁请求控制单元和使用标签的交叉开关路由方法

    公开(公告)号:KR100205074B1

    公开(公告)日:1999-06-15

    申请号:KR1019960062703

    申请日:1996-12-07

    Abstract: 본 발명은 플릿(flit) 단위 cut-through 방식의 경로제어를 수행하는 크로스바 상호연결망에 적합한 크로스바 라우팅 스위치를 구성하는 중재 요청 제어 장치 그 제어방법에 관한 것으로서, 본 발명의 중재 요청 장치가 적용되는 크로스바 라우팅 스위치는 독자적인 패킷 형태와 경로 제어 방법을 가지고 있으며 망 제어 기능등 여러가지 독자적인 기능을 제공한다. 본 발명은 상기 크로스바 라우팅 스위치의 기능중 데이터 패킷의 태그 플릿을 해석하여 일반 패킷 전송, 긴급 패킷 전송, 그리고 브로드캐스트 전송을 구분하여 해당 전송의 중재를 요청하는 기능과, 망 제어 패킷의 경우 해당 포트를 분리 또는 결합시키는 기능, 그리고 정의된 형태의 태그가 아니거나 잘못된 목적지 주소로 데이터 전송을 요구하는 경우 패킷을 자동적으로 제거하는 패킷 제거 신호 구동기능을 수행하는 중재 요청 장치의 중재요청 제어방법을 제공하는 것이다. 또한 본 발명은 기존의 단순한 목적지 주소 해석 기능외에 상기 부가적인 기능들을 제공하므로써, 고기능의 크로스바 라우팅 스위치를 구현할 수 있다.

    고속병렬컴퓨터용 부트 에뮬레이션 방법
    4.
    发明授权
    고속병렬컴퓨터용 부트 에뮬레이션 방법 失效
    SPAX的启动仿真方法

    公开(公告)号:KR100199020B1

    公开(公告)日:1999-06-15

    申请号:KR1019960062352

    申请日:1996-12-06

    Abstract: 본 발명은 고속병렬컴퓨터의 MPE 보드의 EPROM에 장착될 펌웨어의 기능을 개인용 컴퓨터로 구성된 테스트베드에서 부트 에뮬레이션을 수행하는 방법에 관한 것으로, 고속 병렬컴퓨터의 부트 기능 및 펌웨어 기능을 개인용 컴퓨터로 구성된 테스트베드에서 에뮬레이션학 위한 부트 에뮬레이션 방법에 있어서, 부트 플로피 디스크에 부트 에뮬레이터 코드를 기록하여 시스템 기동과 동시에 부트 에뮬레이터 코드가 메모리에 적재되어 동작할 수 있도록 하는 제1단게와, 상기한 부트 에뮬레이터(20)의 초기화 과정에서 테이프 장치 구동기(25)를 부트 플로피 디스크로부터 추가로 적재하고, 함수 호출 테이블과 장치 구동기 테이블을 작성 관리하는 제2단계와, 펌웨어로부터 함수 호출 또는 부트 처리 요구를 받아, 부트 처리기(21)가 펌웨어 함수 호출 처리기(23)� �� 의해 테이프 장치 구동기(25) 및 실제 모드에서의 BIOS호출을 수행하도록 하고, 보호 모드로 복귀한 후 함수 반환값을 정리하여 함수 호출 위치로 복귀하도록 하는 제3단계로 구성된 것을 특징으로 한다.

    멀티프로세서 시스템에서의 되쓰기 중에 있는 데이터에 대한 캐쉬 일치성 보장장치

    公开(公告)号:KR100155532B1

    公开(公告)日:1998-11-16

    申请号:KR1019950039677

    申请日:1995-11-03

    Abstract: 본 발명은 멀티프로세서 시스템에서의 되쓰기 중에 있는 데이터에 대한 캐쉬 일치성 보장장치에 관한 것으로서, 그 특징은 멀티프로세서 시스템에서의 되쓰기 중에 있는 데이터에 대한 캐쉬 일치성 보장장치에 있어서, 되쓰기가 될 가능성이 있는 캐쉬의 값을 듀얼 디렉토리로부터 제어신호의 시점에 저장하는 래치수단과, 래치의 출력값과 현재 버스 상에 수행중인 어드레스 값을 입력으로 받아 이들을 비교하여 래치 정합신호를 출력하는 래치 비교수단과, 버스 상에 진행중인 사이클을 요청한 프로세서 모듈의 고유 번호인 소스 식별자와 자신의 고유 번호인 자기 식별자를 비교하여 같은지 다른지를 나타내는 식별자 정합신호를 출력하는 식별자 비교수단과, 버스 상에 진행중인 사이클의 타입이 캐쉬 관련 타입인지 아닌지의 여부를 검사하여 캐쉬 관련 사이클임을 나타내는 전송형태 캐쉬신호와 배타적 읽기 사이클임을 나타내는 배타적 읽기 신호와 코히어런트 읽기 사이클임을 나타내는 코히어런트 읽기 신호와 라이트백 사이클임을 나타내는 라이트백 신호를 출력하는 전송형태 비교수단과, 식별자 정합신호와 전송형태 캐쉬신호와 배타적 읽기 신호와 코히어런트 읽기 신호와 라이트백 신호와 실제 되쓰기가 일어나는 사이클임을 알리는 되쓰기 인에이블 신호와 메모리 모듈의 상태 응답 신호와 프로세서 모듈의 상태 응답 신호와 버스로 진행중인 자신의 사이클이 성공적으로 끝났음을 나타내는 버스 허가 신호와 성공적으로 끝나지 못하고 사이클이 취소됨을 나타내는 중단 신호와 버스 클럭을 입력받아 제어 응답신호를 출력하는 제1제어수단과, 제어 응답신호와 버스 클럭을 입력받아 현 재 되쓰기 사이클이 진행중임을 나타내는 되쓰기 진행신호를 출력하는 제2제어수단 및 래치 정합신호와 전송형태 캐쉬신호와 되쓰기 진행신호를 입력받아 스누핑 허용금지 신호를 생성하는 스누핑 허용금지 신호 생성수단을 포함하는 데에 있으므로, 그 효과는 새로운 캐쉬 라인을 읽을 때에 새 캐쉬 라인에 의하여 밀려나는 캐쉬 라인을 데이타가 변경된 상태이기 때문에 되쓰기 되어야 하는 경우에 새 캐쉬 라인에 대한 읽기가 먼저 수행되고 계속해서 되쓰기의 수행이 처리되어 캐쉬 미스액서스 기간이 새로운 캐쉬 라인 읽기 시간만 포함되고 되쓰기 시간은 포함되지 않아 성능이 증대된다는 데에 있다.

    저장용 미디어간의 직접 자료 복사 방법
    6.
    发明公开
    저장용 미디어간의 직접 자료 복사 방법 失效
    如何在存储介质间复制直接数据

    公开(公告)号:KR1019980045903A

    公开(公告)日:1998-09-15

    申请号:KR1019960064148

    申请日:1996-12-11

    Inventor: 김주만 임기욱

    Abstract: 본 발명은 SPAX에 관한 것으로, SPAX에서 운영체제의 불필요한 다단계 자료 복사로 인한 성능 저하를 개선하기 위하여 입출력 노드 내부 또는 여러 입출력 노드에 분포되어 있는 저장용 미디어 장치의 위치와 무관하게 대용량의 직렬 데이터를 여러 모듈로 분리하고 각각을 하나의 쓰레드에 배당하여 병렬로 두 미디어간의 복사를 수행하므로써 불량 자료의 발생율을 낮추어 고품질의 자료 전송이 가능하고, 상호 연결망의 데이터 및 제어 메시지의 통신 횟수를 줄이므로서 가용한 대역폭을 높여 복사중 시스템 성능 저하가 없으므로 전체 시스템 성능을 향상할 수 있는 저장용 미디어간의 직접 자료 복사 방법이 제시된다.

    병렬처리 컴퓨터 시스템에서 계층적 크로스바 스위치 기법을 적용한 프로세서 연결방법
    7.
    发明授权
    병렬처리 컴퓨터 시스템에서 계층적 크로스바 스위치 기법을 적용한 프로세서 연결방법 失效
    处理器连接装置应用并行计算机系统中的高级十字路口交换机的方案

    公开(公告)号:KR100146562B1

    公开(公告)日:1998-08-17

    申请号:KR1019950039780

    申请日:1995-11-04

    Abstract: 본 발명은 여러개의 컴퓨터 시스템을 상호연결하여 클러스터로 운영하고자 할 때, 컴퓨터 시스템들을 계층적 크로스바 스위치를 사용하여 크로스바 스위치의 개수를 유연하게 증가시킬 수 있는 시스템구조에 대한 것으로, 다수개의 프로세서 노드들을 소정갯수의 노드군으로 분류하는 제1과정과, 상기 과정에서 분류되어진 각 노드군들에 대하여 각각 하나의 노드군에 하나의 크로스바 스위치를 대응시키고 각 노드군에 속하는 프로세서 노드들을 해당 크로스바 스위치에 연결하는 제2과정과, 상기 과정에서 노드군에 연결되어진 크로스바 스위치들을 소정갯수의 스위치군으로 분류하는 제3과정과, 상기 과정에서 분류되어진 각 스위치군들에 대하여 각각 하나의 스위치군에 두 개의 상위 크로스바 스위치를 대응시키고 각 스위치군에 속하는 크로스� � 스위치들과 연결하는 제4과정과, 상기 과정에서 각 스위치군에 연결되어진 상위 크로스바 스위치들을 연결하는 제5과정을 포함하는 것을 특징으로 하는 병렬처리 컴퓨터 시스템에서 계층적 크로스바 스위치 기법을 적용한 프로세서 연결방법을 제공하여 시스템의 확장 또는 응용분야 및 사용용도의 시스템 자원 필요 요구에 따라 자유롭게 구성이 가능하게 한다.

    계층 상호연결망을 위한 크로스바 라우팅 스위치
    8.
    发明公开
    계층 상호연결망을 위한 크로스바 라우팅 스위치 失效
    用于层互连网络的交叉开关路由交换机

    公开(公告)号:KR1019980025418A

    公开(公告)日:1998-07-15

    申请号:KR1019960043443

    申请日:1996-10-01

    Abstract: 본 발명은 병렬처리 컴퓨터의 상호연결망을 구성하는 라우팅 스위치에 관련된 것으로서, 그 목적은 계층구조의 뛰어난 확장성과 바이트 슬라이스 개념을 통해 데이터 폭에 대한 뛰어난 확장성을 제공하는 데에 있다. 그 특징은 소정개수의 입력제어수단에서는 각각 하나씩의 입력포트들과 각 입력 데이터에 대한 조작들을 제어하고, 경로제어수단에서는 데이터 전송요구에 따른 해당 데이터를 해당 출력제어수단에 출력하고, 소정개수의 출력 제어수단에서는 각각 하나씩의 출력포트들을 제어하여 출력 데이터를 출력포트로 출력한다. 본 발명은 라우팅 스위치의 재설계나 재제작의 필요없이 라우팅 스위치의 단순한 추가로 뛰어난 데이터 확장성을 제공할 수 있다는 데에 그 효과가 있다.

    고속 병렬 컴퓨터에서 크로스바 네트웍 라우터의 송신부에 대한 소프트웨어 애뮬레이션 방법

    公开(公告)号:KR1019970071258A

    公开(公告)日:1997-11-07

    申请号:KR1019960014064

    申请日:1996-04-30

    Abstract: 본 발명은 마이크로 커널 레벨에서 고속병렬컴퓨터의 크로스바 네트웍 라우터 보드(Xdcent-Net InterFace)의 송신부 기능을 소프트웨어로 애뮬레이션하는 방법에 관한 것으로서, 종래의 크로스바 네트웍에 대한 메시지 송신 커널은 크로스바 네트웍 라우터 보드가 있는 시스템에서만 사용가능한 소프트웨어이었다는 문제점을 해결하기 위해, 본 발명은 제1쓰레드에 의해 송신 커널이 메시지 송신버퍼(MSB)에 크로스바 네트웍 라우터 보드(XNIF)메시지를 저장시킨 후 송신하도록 하는 과정과, 이 과정의 제1쓰레드에서 송신된 메시지를 제2쓰레드에 의해 이더넷 메시지로 변환 및 송신 완료를 통보하도록 하는 과정으로 이루어져, 크로스바 네트웍 라우터 보드가 없는 이더넷으로 연결된 노드에서 크로스바 네트웍에 대한 메시지 송신 커널을 사용하도록 한 것이 .

    멀티프로세서 시스템에서의 되쓰기 중에 있는 데이터에 대한 캐쉬 일치성 보장장치
    10.
    发明公开
    멀티프로세서 시스템에서의 되쓰기 중에 있는 데이터에 대한 캐쉬 일치성 보장장치 失效
    高速缓存一致性保证装置,用于在多处理器系统中重写数据

    公开(公告)号:KR1019970029069A

    公开(公告)日:1997-06-26

    申请号:KR1019950039677

    申请日:1995-11-03

    Abstract: 본 발명은 멀티프로세서 시스템에서의 되쓰기 중에 있는 데이터에 대한 캐쉬 일치성 보장장치에 관한 것으로서, 그 특징은 멀티프로세서 시스템에서의 되쓰기 중에 있는 데이터에 대한 캐쉬 일치성 보장장치에 있어서, 되쓰기가 될 가능성이 있는 캐쉬의 값을 듀얼 디렉토리로부터 제어신호의 시점에 저장하는 래치수단과, 래치의 출력값과 현재 버스 상에 수행중인 어드레스 값을 입력으로 받아 이들을 비교하여 래치 정합신호를 출력하는 래치 비교수단과, 버스 상에 진행중인 사이클을 요청한 프로세서 모듈의 고유 번호인 소스 식별자와 자신의 고유 번호인 자기 식별자를 비교하여 같은지 다른지를 나타내는 식별자 정합신호를 출력하는 식별자 비교수단과, 버스 상에 진행중인 사이클의 타입이 캐쉬 관련 타입인지 아닌지의 여부를 검사하여 캐쉬 관련 사이클임을 나타내는 전송형태 캐쉬신호와 배타적 읽기 사이클임을 나타내는 배타적 읽기 신호와 코히어런트 읽기 사이클임을 나타내는 코히어런트 읽기신호와 라이트백 사이클임을 나타내는 라이트백 신호를 출력하는 전송형태 비교수단과, 식별자 정합신호와 전송형태 캐쉬신호와 배타적 읽기 신호와 코히어런트 읽기신호와 라이트백신호와 실제 되쓰기가 일어나는 사이클임을 알리는 되쓰기 인에이블신호와 메모리 모듈의 상태 응답신호와 프로세서 모듈의 상태 응답신호와 버스로 진행중인 자신의 사이클이 성공적으로 끝났음을 나타내는 버스 허가신호와 성공적으로 끝나지 못하고 사이클이 취소됨을 나타내는 중단 신호와 버스 클럭을 입력받아 제어 응답신호를 출력하는 제1제어수단과, 제어 응답신호와 버스 클럭을 입력받아 현재 되 쓰기 사이클이 진행중임을 나타내는 되쓰기 진행신호를 출력하는 제2제어수단 및 래치 정합신호와 전송형태 캐쉬신호와 되쓰기 진행신호를 입력받아 스누핑 허용금지 신호를 생성하는 스누핑 허용금지 신호 생성수단을 포함하는 데에 있으므로, 그 효과는 새로운 캐쉬 라인을 읽을 때에 새 캐쉬 라인에 의하여 밀려나는 캐쉬 라인의 데이터가 변경된 상태이기 때문에 되쓰기 되어야 하는 경우에 새 캐쉬 라인에 대한 읽기가 먼저 수행되고 계속해서 되쓰기의 수행이 처리되어 캐쉬 미스액서스 기간이 새로운 캐쉬 라인 읽기 시간만 포함되고 되쓰기 시간은 포함되지 않아 성능이 증대된다는 데에 있다.

Patent Agency Ranking