렌더링 장치 및 방법
    91.
    发明公开
    렌더링 장치 및 방법 审中-实审
    设备和渲染方法

    公开(公告)号:KR1020160034718A

    公开(公告)日:2016-03-30

    申请号:KR1020140126054

    申请日:2014-09-22

    CPC classification number: G06T7/40 G06T15/405

    Abstract: 애플리케이션으로부터, 계층적깊이버퍼에저장된계층적깊이값에대한출력요청을수신하는단계; 수신된요청에기초하여, 계층적깊이값을계층적깊이버퍼로부터출력하여기 설정된메모리에저장하는단계; 및저장된계층적깊이값을이용하여렌더링을수행하는단계;를포함하는, 렌더링방법및 렌더링방법을수행하는장치가제공된다.

    Abstract translation: 提供了一种执行渲染方法的渲染方法和装置。 呈现方法包括以下步骤:从应用程序接收存储在分层深度缓冲器中的层次深度值的输出请求; 基于接收到的请求从分层深度缓冲器输出分层深度值,并将其存储在预设存储器中; 以及通过使用所存储的分层深度值来执行渲染。

    경로 렌더링을 수행하는 방법 및 장치.
    92.
    发明公开
    경로 렌더링을 수행하는 방법 및 장치. 审中-实审
    执行路径渲染的方法和装置

    公开(公告)号:KR1020150122519A

    公开(公告)日:2015-11-02

    申请号:KR1020140048879

    申请日:2014-04-23

    Abstract: 경로렌더링을수행하는방법은렌더링이수행될객체에포함된정점(vertex)들에대한정보를포함하는데이터를획득하는단계; 프레임에포함된픽셀들각각의위치와상기정점들이연결된적어도하나이상의경로의진행방향사이의관계에기초하여상기픽셀들각각에대응하는주회횟수(winding number)를연산하는단계; 및상기주회횟수를이용하여상기픽셀들각각에컬러를설정할지여부를결정하는단계;를포함한다.

    Abstract translation: 执行路径渲染的方法包括以下步骤:获得具有关于要在其上进行渲染的对象中包括的顶点的信息的数据; 基于包括在帧中的每个像素的位置与连接到所述顶点的至少一个路径的前进方向之间的关系来计算对应于每个像素的绕组数; 以及通过使用所述绕组数来确定是否为每个像素设置颜色。

    프로세서의 디코더 검증을 위한 테스트 벤치 생성 방법 및 이를 위한 장치
    94.
    发明公开
    프로세서의 디코더 검증을 위한 테스트 벤치 생성 방법 및 이를 위한 장치 审中-实审
    用于生成加工器解码器验证测试台的方法和装置

    公开(公告)号:KR1020150041541A

    公开(公告)日:2015-04-16

    申请号:KR1020130120195

    申请日:2013-10-08

    CPC classification number: G06F11/2236 G06F11/263 G06F11/3688

    Abstract: 프로세서의디코더검증을위한테스트벤치생성방법및 장치에관한것으로, 프로세서의디코더정보를포함하는아키텍쳐디스크립션 (Architecture description)을수신하고, 수신된아키텍쳐디스크립션의언어 (language)를프로세서의디코더검증에필요한정보들로파싱(parsing) 하고, 파싱된정보들을이용해프로세서의디코더를검증하는테스트벤치를생성하는프로세서의디코더검증을위한테스트벤치생성방법및 장치가개시된다.

    Abstract translation: 公开了一种用于生成用于验证处理器解码器的测试台的方法和装置。 该方法包括以下处理:接收包括处理器解码器信息的架构描述; 将所接收的架构描述语言解析成用于验证处理器解码器的信息; 以及生成测试台以根据所解析的信息来验证处理器解码器。

    멀티 코어 시스템 및 멀티 코어 시스템의 작업 스케줄링 방법
    95.
    发明公开
    멀티 코어 시스템 및 멀티 코어 시스템의 작업 스케줄링 방법 审中-实审
    多媒体系统和作业调度方法

    公开(公告)号:KR1020140140943A

    公开(公告)日:2014-12-10

    申请号:KR1020130062011

    申请日:2013-05-30

    Abstract: 스로틀 기법을 활용한 멀티 코어 시스템에 관한 것으로, 일 실시예에 따른 멀티 코어 시스템은 액티브 사이클 카운트를 저장하는 액티브 사이클 계수부 및 스톨 사이클 카운트를 저장하는 스톨 사이클 계수부를 포함하는 둘 이상의 코어와, 각 코어로부터 전달된 상태 정보를 기초로 최적 코어의 수를 결정하고, 최적 코어의 수가 유지되도록 파워를 조절하는 작업 스케줄러를 포함할 수 있다.

    Abstract translation: 本发明涉及一种使用油门技术的多芯系统。 根据实施例的多核系统可以包括用于存储活动循环计数的活动循环计数单元; 两个或多个核心,包括用于存储失速循环计数的失速循环计数单元; 以及作业调度器,用于基于从每个核心传送的状态信息来确定最佳核心数量,并且控制功率以维持最佳核心数量。

    화면 청소 기능을 포함하는 디스플레이 장치 및 그 장치를 이용한 방법
    96.
    发明公开
    화면 청소 기능을 포함하는 디스플레이 장치 및 그 장치를 이용한 방법 审中-实审
    显示装置,其包括清洁显示器的功能及其方法

    公开(公告)号:KR1020140102340A

    公开(公告)日:2014-08-22

    申请号:KR1020130014865

    申请日:2013-02-12

    CPC classification number: G01N29/09 G09F9/00 G09G5/00

    Abstract: Disclosed is a display device including a function of cleaning a display. An embodiment includes a signal generator which generates a detection signal for detecting a foreign material attached to the display, a signal receiver which receives a recognition signal including information into which the detection signal is deformed by the foreign material, and a control part which detects the foreign material based on the detection signal and the recognition signal and controls the signal generator to remove the detected foreign material.

    Abstract translation: 公开了一种包括清洁显示器的功能的显示装置。 一个实施例包括产生用于检测附着到显示器上的异物的检测信号的信号发生器,接收包括由异物检测信号变形的信息的识别信号的信号接收器,以及检测信号的控制部分 基于检测信号和识别信号的异物,并控制信号发生器去除检测到的异物。

    디스플레이 장치의 동작 모드를 전환하는 디지털 텔레비전 및 그 방법
    97.
    发明公开
    디스플레이 장치의 동작 모드를 전환하는 디지털 텔레비전 및 그 방법 审中-实审
    用于变换显示装置运动模式的数字电视机及其方法

    公开(公告)号:KR1020140096523A

    公开(公告)日:2014-08-06

    申请号:KR1020130009121

    申请日:2013-01-28

    CPC classification number: G06F3/147 H04N5/44543 H04N5/64

    Abstract: A digital television comprises: a display device for displaying a video signal received from at least one source; at least one leg for supporting the display device; a rotator which is connected to the display device and supports the vertical rotation of the display device; and a mode determination unit for detecting the vertical rotation of the display device to determine the operation mode of the display device as any one of the vertical mode or the horizontal mode.

    Abstract translation: 数字电视机包括:显示装置,用于显示从至少一个源接收的视频信号; 用于支撑显示装置的至少一个支腿; 旋转器,其连接到所述显示装置并支撑所述显示装置的垂直旋转; 以及模式确定单元,用于检测显示装置的垂直旋转以确定作​​为垂直模式或水平模式中的任何一个的显示装置的操作模式。

    다중 포트 캐시 메모리 장치 및 그 구동 방법
    98.
    发明公开
    다중 포트 캐시 메모리 장치 및 그 구동 방법 有权
    多端口高速缓存存储器设备和操作多端口高速缓存存储器的方法

    公开(公告)号:KR1020120097878A

    公开(公告)日:2012-09-05

    申请号:KR1020110017412

    申请日:2011-02-25

    Abstract: PURPOSE: A multi-port cache memory apparatus and operating method thereof are provided to prevent access concentration for specific cache by dividing an address area into multiple address areas with a fixed size. CONSTITUTION: An allocation unit(120) allocates a divided first address area to a first cache bank(111) and a divided second address area to a second cache bank(112) by dividing an address area into the address areas of the fixed size. The allocation unit sequentially allocates the cache banks to the divided address areas. The allocation unit allocates the divided first address area to the first cache bank and the divided second address area to the second cache bank. [Reference numerals] (111) Cache bank 0; (112) Cache bank 1; (113) Cache bank 2; (114) Cache bank N; (120) Allocation unit; (130) First interconnecting network; (140) Second interconnecting network; (150) Memory

    Abstract translation: 目的:提供一种多端口高速缓存存储器及其操作方法,通过将地址区划分成多个具有固定大小的地址区来防止特定高速缓存的访问集中。 构成:分配单元(120)通过将地址区域划分为固定大小的地址区域,将划分的第一地址区域分配给第一高速缓存组(111)和划分的第二地址区域到第二高速缓存组(112)。 分配单元顺序地将高速缓存组分配给划分的地址区域。 分配单元将划分的第一地址区域分配给第一高速缓存组,并将划分的第二地址区域分配给第二高速缓存组。 [111]缓存组0; (112)缓存库1; (113)缓存库2; (114)缓存库N; (120)分配单位; (130)第一互连网络; (140)第二互连网络; (150)内存

    모듈 간의 타이밍 정보를 이용하는 멀티코어 시스템의 시뮬레이터, 및 그 시뮬레이션 방법
    99.
    发明公开
    모듈 간의 타이밍 정보를 이용하는 멀티코어 시스템의 시뮬레이터, 및 그 시뮬레이션 방법 有权
    通过使用模块之间的时序信息来模拟多核系统的装置及其方法

    公开(公告)号:KR1020120070188A

    公开(公告)日:2012-06-29

    申请号:KR1020100131628

    申请日:2010-12-21

    Abstract: PURPOSE: The simulator of a multi-core simulator using timing information between modules and a simulation method for the simulator are provided to prevent data collision while communication between modules. CONSTITUTION: A structure forming part(110) selects modules for synchronizing function execution timing according to the timing information of bundle data from a library and generates the structure module of a multi-core system using the modules. A simulation engine part(170) controls the function execution of each module and outputs results by recognizing the information of the function execution timing between the modules contained in the structure module. A trace generating part(150) generates traces with respect to the function execution information of the modules.

    Abstract translation: 目的:使用模块之间的定时信息和模拟器的仿真方法的多核心模拟器的模拟器,以防止模块之间的数据冲突。 构成:结构形成部(110)根据来自库的束数据的定时信息选择用于使功能执行定时同步的模块,并使用该模块生成多核系统的结构模块。 模拟引擎部件(170)通过识别包含在结构模块中的模块之间的功能执行定时的信息来控制每个模块的功能执行并输出结果。 轨迹生成部(150)相对于模块的功能执行信息生成轨迹。

Patent Agency Ranking